[发明专利]信号间延迟处理方法及装置有效
申请号: | 201210551976.9 | 申请日: | 2012-12-18 |
公开(公告)号: | CN103051422B | 公开(公告)日: | 2018-08-17 |
发明(设计)人: | 孟英 | 申请(专利权)人: | 南京中兴新软件有限责任公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚;梁丽超 |
地址: | 210012 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种信号间延迟处理方法及装置,该方法包括:确定多路串行数字信号的每一路串行数字信号在N个采样时钟的误码率,其中,N个采样时钟中的每个采样时钟为恢复时钟与N个内插相位之和,N个内插相位在预设的一个时钟单位之内;根据误码率,确定每一路串行数字所对应的内插相位,其中,采样时钟位置在预设的一个时钟单位之内;使用每一路串行数字信号所对应的内插相位对该每一路串行数字信号的时钟进行调整。通过本发明,提高了数据传输的可靠性。 | ||
搜索关键词: | 信号 延迟 处理 方法 装置 | ||
【主权项】:
1.一种信号间延迟处理方法,其特征在于包括:确定多路串行数字信号的每一路串行数字信号在N个采样时钟的误码率,其中,所述N个采样时钟中的每个采样时钟为恢复时钟与N个内插相位之和,所述N个内插相位在预设的一个时钟单位之内,其中,N为大于1的正整数;根据所述误码率,确定所述每一路串行数字信号所对应的内插相位;使用所述每一路串行数字信号所对应的内插相位对该每一路串行数字信号的时钟进行调整;其中,在使用所述每一路串行数字信号所对应的内插相位对该每一路串行数字信号的时钟进行调整之后,还包括:对所述多路串行数字信号进行串并转换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京中兴新软件有限责任公司,未经南京中兴新软件有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210551976.9/,转载请声明来源钻瓜专利网。
- 上一篇:增压橇
- 下一篇:一种逐级坐封的封隔器