[发明专利]一种基于FPGA实现高斯滤波器数字逻辑电路的方法无效

专利信息
申请号: 201210515640.7 申请日: 2012-12-05
公开(公告)号: CN102983838A 公开(公告)日: 2013-03-20
发明(设计)人: 张鹏泉;马彪;曹晓冬;李柬;褚孝鹏;范玉进;张波;赵维兵;李羚梅 申请(专利权)人: 天津光电通信技术有限公司
主分类号: H03H17/00 分类号: H03H17/00;G05B19/042
代理公司: 天津中环专利商标代理有限公司 12105 代理人: 王凤英
地址: 300211*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于FPGA实现高斯滤波器数字逻辑电路的方法。本方法是将FIR数字滤波方式的滤波器和基于波形存储滤波方式的滤波器集成在FPGA芯片上,根据不同高斯滤波的要求,通过控制信号选通开关SEL选取滤波的方式,开启对应的滤波器。通过本方法,使高斯滤波器可实现两种滤波方式,一种采用FIR数字滤波器生成高斯滤波的方式,其结构简单,相位线性,性能稳定,输入可以是有幅度的多比特数据,而且通过Load(装载)滤波器的系数可以实现不同性能的高斯滤波器;另一种采用波形存储的滤波方式,通过读取ROM中数据作为输出的频率信号,具有占用的逻辑资源少,速度快,灵活性号,可靠性高且工作稳定等特点,两种方式实现互补,即可满足不同要求的高斯滤波器。
搜索关键词: 一种 基于 fpga 实现 滤波器 数字 逻辑电路 方法
【主权项】:
一种基于FPGA实现高斯滤波器数字逻辑电路的方法,其特征在于:将FIR数字滤波方式的滤波器和基于波形存储滤波方式的滤波器集成在FPGA芯片上,根据不同高斯滤波的要求,通过控制信号选通开关SEL选取滤波的方式,开启对应的滤波器,当控制信号选通开关SEL1为1时,通路选择FIR数字滤波的方式,同时控制信号选通开关SEL2也置为1,将FIR数字滤波的输出数据作为最后输出的频率信号;当控制信号选通开关SEL1为0时,则通路选择基于波形存储的滤波方式,同时控制信号选通开关SEL2也置为0,并将波形存储滤波的输出数据作为最后输出的频率信号,实现对应通路的高斯滤波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210515640.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top