[发明专利]一种速变信号采编器无效

专利信息
申请号: 201210407882.4 申请日: 2012-10-24
公开(公告)号: CN103777529A 公开(公告)日: 2014-05-07
发明(设计)人: 吴瑞斌;张玉喜;陈楠;李铁康;徐弘达;李雅梅 申请(专利权)人: 北京强度环境研究所;北京航天斯达新技术装备公司;天津航天瑞莱科技有限公司;中国运载火箭技术研究院
主分类号: G05B19/04 分类号: G05B19/04
代理公司: 核工业专利中心 11007 代理人: 高尚梅;高爽
地址: 100076 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种速变信号采编器,首先将需要采集的高速模拟信号调理到采编器的输入范围之内,并进行抗混迭滤波,之后送入AD变换器进行高速采集,并和数字量信号一起送入高速编码板统一进行量化编码,编码后的信号再统一由高速串行数据发送接口发送给固态存储器或其它固态存储设备。围绕上述基本功能,采用模块化设计,即包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块及电源模块。FPGA作为主控芯片实现所有的逻辑控制功能。本发明体积小巧、采集速度快、编码率高、可以实现数字信号与模拟信号混合编码、采编信号输出接口硬件简单并实现了标准化,满足了用户的使用需求。
搜索关键词: 一种 信号 采编
【主权项】:
一种速变信号采编器,其特征在于:包括信号调理模块、数字信号编码模块、高速混合编码模块、高速串行发送模块、多路选择器、FPGA,以及为上述器件供电的电源模块;所述信号调理模块采用运放AD822搭建调适电路,将输入信号缩放到AD采集的范围;多路选择器实现高速混合编码模块轮流采集多个通道的数据;高速混合编码模块采用高速AD转换器实现输入信号的量化编码;FPGA控制AD转换器的控制逻辑,FPGA根据各自信号不同的采样率结合数字量的编码率将所有采集信号的数字编码组合成一个数据帧;数字信号编码模块采用差分接收芯片DS26LS32将PCM数字码差分形式的数字信号转换成为TTL电平信号,供FPGA处理;高速串行发送模块将编码后的数据帧通过LVDS接口向外发送。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京强度环境研究所;北京航天斯达新技术装备公司;天津航天瑞莱科技有限公司;中国运载火箭技术研究院,未经北京强度环境研究所;北京航天斯达新技术装备公司;天津航天瑞莱科技有限公司;中国运载火箭技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210407882.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top