[发明专利]用于可编程逻辑器件的宽范围可编程能力的异构收发器体系结构有效

专利信息
申请号: 201210397425.1 申请日: 2007-01-15
公开(公告)号: CN102882512A 公开(公告)日: 2013-01-16
发明(设计)人: S·舒马拉耶夫;B·W·贝芮扎;C·H·李;R·H·帕特尔;W·王 申请(专利权)人: 阿尔特拉公司
主分类号: H03K19/177 分类号: H03K19/177
代理公司: 北京纪凯知识产权代理有限公司 11245 代理人: 赵蓉民
地址: 美国加*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 可编程逻辑器件(PLD)上的高速串行数据收发器电路系统,其包括:一些能以高达第一较低最大数据率的数据率工作的信道,和其他能以高达第二较高最大数据率的数据率工作的信道。速度较低的信道是由速度较低的锁相环(PLL)电路系统提供,并且具有处理以较低数据率发射的数据所需的其他电路组件。速度较高的信道是由速度较高的PLL提供的,并且具有处理以较高数据率发射的数据所需的其他电路组件。
搜索关键词: 用于 可编程 逻辑 器件 范围 能力 收发 体系结构
【主权项】:
一种串行数据接收器,其包括:多个第一信道,每个第一信道具有6Gbps串行比特率工作范围,其中所述多个第一信道中的每一个被配置为接收串行比特率高达所述6Gbps串行比特率工作范围的串行数据信号,第二信道,其具有10Gbps串行比特率工作范围,其中所述第二信道被配置为接收具有所述10Gbps串行比特率的串行数据信号,所述10Gbps串行比特率超过所述多个第一信道中的每一个的所述6Gbps串行比特率工作范围,时钟信号分配电路系统,其包括:一组第一导体,其将第一、第二和第三时钟信号分配给所述多个第一信道;和用于允许所述多个第一信道中的每一个选择所述第一、第二或第三时钟信号以便该信道使用的电路,和不同于该组第一导体的第二导体,其将所述第三时钟信号分配给所述第二信道。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210397425.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top