[发明专利]一种数据传输方法、装置及系统有效
申请号: | 201210077035.6 | 申请日: | 2012-03-21 |
公开(公告)号: | CN103326808B | 公开(公告)日: | 2017-04-12 |
发明(设计)人: | 王宗苗;张兴明;傅利泉;朱江明;吴军;吴坚 | 申请(专利权)人: | 浙江大华技术股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京同达信恒知识产权代理有限公司11291 | 代理人: | 黄志华 |
地址: | 310053 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数据传输方法、装置及系统,用以利用低频的链路时钟同步传输高频的链路数据,有效的避免在LVDS链路中出现的由于PCB走线等原因引起的链路时钟信号不完整而导致的时钟传输问题,解决限制链路带宽的瓶颈,以及双时钟边沿发送奇数个数据的问题。所述方法包括在并行数据位宽扩展时钟下,将需要发送的并行数据扩展为偶数倍比特的并行数据,得到位宽扩展后的并行数据;在串行数据时钟下,将位宽扩展后的并行数据转换为串行数据;将低压差分信号LVDS链路时钟和所述串行数据分别通过不同的LVDS链路发送给数据接收侧。 | ||
搜索关键词: | 一种 数据传输 方法 装置 系统 | ||
【主权项】:
一种数据发送方法,其特征在于,该方法包括:在并行数据位宽扩展时钟下,将需要发送的并行数据扩展为偶数倍比特的并行数据,得到位宽扩展后的并行数据,其中,所述并行数据位宽扩展时钟为数据位宽扩展前的并行数据时钟的偶数倍分之一;在串行数据时钟下,将位宽扩展后的并行数据转换为串行数据;将低压差分信号LVDS链路时钟和所述串行数据分别通过不同的LVDS链路发送给数据接收侧;其中,所述并行数据位宽扩展时钟、串行数据时钟和LVDS链路时钟满足如下关系:clk_div2=clk/2;clk_multn/2=clk*n/2;其中,clk_div2为并行数据位宽扩展时钟,clk为LVDS链路时钟,clk_multn/2为串行数据时钟,n为所述需要发送的并行数据的比特数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大华技术股份有限公司,未经浙江大华技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210077035.6/,转载请声明来源钻瓜专利网。
- 上一篇:平面式太阳能集光器
- 下一篇:PLC系统、其绘图编辑装置、可编程显示器