[实用新型]基于PCI总线的高速数据采集模块有效

专利信息
申请号: 201120525692.3 申请日: 2011-12-15
公开(公告)号: CN202394225U 公开(公告)日: 2012-08-22
发明(设计)人: 力智 申请(专利权)人: 扬州通信设备有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 扬州市锦江专利事务所 32106 代理人: 江平
地址: 225012*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于PCI总线的高速数据采集模块,涉及电子对抗领域及无线电频谱管理技术领域,由高速采样单元、高速数据存储和控制单元和PCI接口单元组成;高速采样单元包括与中频信号接入端连接的变压器,变压器的输出端经放大电路与A/D模数转换电路连接;高速数据存储和控制单元包括相互连接的数据缓存FIFO电路和FPGA逻辑控制电路,逻辑控制电路上设有时钟控制器输入端;逻辑控制电路还与放大电路的一个输入端连接,逻辑控制电路还通过时钟变换器与A/D模数转换电路连接;A/D模数转换电路的输出端与数据缓存FIFO电路连接;数据缓存FIFO电路与PCI接口单元连接,产品能满足复杂电磁环境下对通信信号截获和分析处理的要求。
搜索关键词: 基于 pci 总线 高速 数据 采集 模块
【主权项】:
基于PCI总线的高速数据采集模块,其特征在于由高速采样单元、高速数据存储和控制单元和PCI接口单元组成;高速采样单元包括与中频信号接入端连接的变压器,所述变压器的输出端经放大电路与A/D模数转换电路连接;高速数据存储和控制单元包括相互连接的数据缓存FIFO电路和FPGA逻辑控制电路,在FPGA逻辑控制电路上设有时钟控制器输入端;所述FPGA逻辑控制电路还与所述放大电路的一个输入端连接,所述FPGA逻辑控制电路还通过时钟变换器与A/D模数转换电路连接;所述A/D模数转换电路的输出端与数据缓存FIFO电路连接;所述数据缓存FIFO电路与PCI接口单元连接;所述PCI接口单元为S5935总线控制器电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬州通信设备有限公司,未经扬州通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201120525692.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top