[实用新型]一种AES的SoC密码芯片无效
申请号: | 201120204947.6 | 申请日: | 2011-06-17 |
公开(公告)号: | CN202111715U | 公开(公告)日: | 2012-01-11 |
发明(设计)人: | 王欣;肖颖;吴伟;高琪琪 | 申请(专利权)人: | 无锡职业技术学院 |
主分类号: | H04L9/08 | 分类号: | H04L9/08 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 214121 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种AES的SoC密码芯片,逻辑控制模块与嵌入式微处理器接口相连,用于实现总线和接口控制;嵌入式微处理器与嵌入式ROM储存器相连一体,与嵌入式微处理器一起工作,为AES算法的IP核提供运算处理功能;嵌入式SRAM储存器通过AES算法的IP核与嵌入式微处理器相连,利用AES算法完成加解密功能及密钥的扩展、分配,嵌入式SRAM储存器提供数据存储区及内部寄存器区功能;数字锁相环与AES算法的IP核相连,实现时序的倍频转换;本实用新型的优点是采用AES算法的IP核为主,选用高级加密标准AES算法完成加解密功能及密钥的扩展和分配,对输入数据完成加解密功能;相对于目前仍以单一的密码算法芯片、密钥管理芯片等为主的密码芯片来说,功能更完整。 | ||
搜索关键词: | 一种 aes soc 密码 芯片 | ||
【主权项】:
一种AES的SoC密码芯片,由AES算法的IP核、嵌入式微处理器、嵌入式SRAM储存器、数字锁相环、嵌入式ROM储存器、逻辑控制模块组成;其特征在于:逻辑控制模块与嵌入式微处理器接口相连,嵌入式微处理器与嵌入式ROM储存器相连一体,嵌入式SRAM储存器通过AES算法的IP核与嵌入式微处理器相连,数字锁相环与AES算法的IP核相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡职业技术学院,未经无锡职业技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120204947.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种箱式混合澄清器的密封装置
- 下一篇:新型手动进样针