[实用新型]一种无线电宽带多通道信号处理板在审
| 申请号: | 201120082117.0 | 申请日: | 2011-03-25 |
| 公开(公告)号: | CN201966896U | 公开(公告)日: | 2011-09-07 |
| 发明(设计)人: | 严天峰 | 申请(专利权)人: | 兰州众仕通电子科技有限公司 |
| 主分类号: | H04B1/00 | 分类号: | H04B1/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 730030 甘肃省兰州市安*** | 国省代码: | 甘肃;62 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型涉及无线电与数字信号处理领域,具体公开了一种无线电宽带多通道信号处理板。本实用新型首先采用大规模可编程逻辑控制器件FPGA构造了多路数字下变频通道,将宽带信号划分为多个窄带信号同时处理,保证中频信号输入和基带信号输出可以连续数据流方式实现。其次通过高速缓存FIFO和SDRAM来实时存储数据,同时将运算移植高速DSP芯片进行,不过多占用计算机的CPU资源,保证系统处理性能大幅提高。因此,本实用新型不仅处理速度得到了很大的提高,而且处理能力更强、存储容量更大、接口更加灵活、具有可扩展性。 | ||
| 搜索关键词: | 一种 无线电 宽带 通道 信号 处理 | ||
【主权项】:
一种无线电宽带多通道信号处理板,包括高速模拟转换器,以及与所述高速模拟转换器的模拟输入端连接的SMA射频接头,其特征在于:该无线电宽带多通道信号处理板还包括:大规模可编程逻辑器件,在所述大规模可编程逻辑器件中构造有多路数字下变频通道,所述大规模可编程逻辑器件的多路数字下变频器地址和数据总线分别与所述高速模拟转换器的数字输出端连接;高速FIFO缓存器,所述高速FIFO缓存器的地址口和数据口分别与所述大规模可编程逻辑器件的地址口和数据口连接;高速浮点数字信号处理器,所述高速浮点数字信号处理器的数据输入端与所述大规模可编程逻辑器件的数字输出端、以及所述高速FIFO缓存器的数据输出端连接;高速同步动态随机存储器,所述高速同步动态随机存储器的地址口和数据口分别与所述高速浮点数字信号处理器的地址口和数据口连接;以及PCI总线接口,连接所述大规模可编程逻辑器件与外接计算机进出总线通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于兰州众仕通电子科技有限公司,未经兰州众仕通电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201120082117.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种个人剃洗美容的卫生围裙
- 下一篇:电连接器





