[发明专利]基于统一硬件任务接口的系统架构的重构方法无效
申请号: | 201110254666.6 | 申请日: | 2011-08-31 |
公开(公告)号: | CN102279838A | 公开(公告)日: | 2011-12-14 |
发明(设计)人: | 李万才;陈建永;沈冬青;吴轶轩;梅林 | 申请(专利权)人: | 公安部第三研究所 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 上海天翔知识产权代理有限公司 31224 | 代理人: | 刘粉宝 |
地址: | 200031*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了基于统一硬件任务接口的系统架构的重构方法,该方法首先是设计硬件任务接口,其整个系统实现采用基于模块化的设计流程,模块化设计总体分功能设计、资源预估、模块实现、模块集成四个阶段进行。本发明针对数据加密应用中的大数据量处理和计算实时性需求,能够实现对加密模块的状态控制,并向用户提供一个简单易用、与底层实现无关的接口。并且在系统运行时,可实现算法模块的实时在线切换,具备良好的通用性。 | ||
搜索关键词: | 基于 统一 硬件 任务 接口 系统 架构 方法 | ||
【主权项】:
基于统一硬件任务接口的系统架构的重构方法,其特征在于,所述重构方法包括如下步骤:(1)设计统一的硬件任务接口,用于连接总线和硬件模块,通过所述硬件任务接口实现对硬件模块的状态控制和向硬件模块提供一个与上层实现无关的接口;(2)模块功能设计,实现系统任务模块的组合和连接以及所有任务模块的功能;(3)对任务模块占用的资源进行预估,并根据预估结果创建顶层设计的约束文件;(4)将每个任务模块单独实现,在指定约束下将描述任务模块的HDL语言或原理图转化成为对应FPGA内部资源设置和连接的文件;(5)任务模块集成,将各个单独的模块按顶层设计合并起来形成一个完整的FPGA设计,生成完整地比特流文件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于公安部第三研究所,未经公安部第三研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110254666.6/,转载请声明来源钻瓜专利网。