[发明专利]实现64B/67B编码边界锁定的方法及装置有效
申请号: | 201110237692.8 | 申请日: | 2011-08-18 |
公开(公告)号: | CN102957492A | 公开(公告)日: | 2013-03-06 |
发明(设计)人: | 耿磊 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁;陆敏勇 |
地址: | 215021 江苏省苏州市苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种实现64B/67B编码边界锁定的方法,包括以下步骤:在每个时钟周期,将一99比特位宽的第一移位寄存器向高位偏移32比特,并向所述第一移位寄存器的低位32比特位输入一32比特的第一数据;控制时钟周期间隔以及提取偏移量,从所述第一移位寄存器提取67比特的第二数据;将连续两次提取的第二数据存储于一134比特位宽的第二移位寄存器中;确定起始提取地址,从所述起始提取地址开始从所述第二移位寄存器中提取出67比特的第三数据,并锁定所述第三数据的边界。本发明的有益效果是:实现了将连续输入的32比特数据恢复为符合64B/67B编码要求的67比特有效数据,转换速度快,且逻辑控制单元简单。 | ||
搜索关键词: | 实现 64 67 编码 边界 锁定 方法 装置 | ||
【主权项】:
一种实现64B/67B编码边界锁定的方法,其特征在于,该方法包括以下步骤:S1、在每个时钟周期,将一99比特位宽的第一移位寄存器向高位偏移32比特,并向所述第一移位寄存器的低位32比特位输入一32比特的第一数据;S2、控制时钟周期间隔以及提取偏移量,从所述第一移位寄存器提取67比特的第二数据;S3、将连续两次提取的第二数据存储于一134比特位宽的第二移位寄存器中;S4、确定起始提取地址,从所述起始提取地址开始从所述第二移位寄存器中提取出67比特的第三数据,并锁定所述第三数据的边界。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110237692.8/,转载请声明来源钻瓜专利网。