[发明专利]基于总线监控器的系统芯片总线优先级动态配置装置有效

专利信息
申请号: 201010562898.3 申请日: 2010-11-29
公开(公告)号: CN102012881A 公开(公告)日: 2011-04-13
发明(设计)人: 黄凯;余慜;严晓浪;葛海通 申请(专利权)人: 杭州中天微系统有限公司
主分类号: G06F13/368 分类号: G06F13/368
代理公司: 杭州天正专利事务所有限公司 33201 代理人: 王兵;王利强
地址: 310012 浙江省杭州*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于总线监控器的系统芯片总线优先级动态配置装置,包括:用以累计多个设备同时发起内存访问重叠周期数、内存访问次数、包含设备请求延时和外部内存延时的内存访问周期数以及包含设备请求延时的内存访问周期数的四个计数器;一个计时器;以及用以将各设备的实时性权重和各设备的内存访问延时做乘积或和,所述内存访问延时为包含设备请求延时和外部内存延时的内存访问周期数或者包含设备请求延时的内存访问周期数,根据乘积或和大小设置优先级:乘积或和越大则优先级越高的优先级动态配置模块。本发明能有效响应低优先级IP的请求、实时性良好。
搜索关键词: 基于 总线 监控器 系统 芯片 优先级 动态 配置 装置
【主权项】:
一种基于总线监控器的系统芯片总线优先级动态配置装置,其特征在于:所述系统芯片总线优先级动态配置装置包括:用以累计多个设备同时发起内存访问重叠周期数、内存访问次数、包含设备请求延时和外部内存延时的内存访问周期数以及包含设备请求延时的内存访问周期数的四个计数器;一个计时器;以及用以将各设备的实时性权重和各设备的内存访问延时做乘积或加法,所述内存访问延时为包含设备请求延时和外部内存延时的内存访问周期数或者包含设备请求延时的内存访问周期数,根据乘积或和大小设置优先级:乘积或和越大则优先级越高的优先级动态配置模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州中天微系统有限公司,未经杭州中天微系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010562898.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top