[发明专利]一种由FPGA控制产生IRIG-B的AC码作为时间同步标准的方法有效

专利信息
申请号: 201010505485.1 申请日: 2010-10-13
公开(公告)号: CN102023566A 公开(公告)日: 2011-04-20
发明(设计)人: 丁晨;张柄瑶;叶磊 申请(专利权)人: 上海爱瑞科技发展有限公司
主分类号: G04G7/00 分类号: G04G7/00;H03K7/02
代理公司: 上海三方专利事务所 31127 代理人: 吴干权
地址: 201200*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种由FPGA控制产生IRIG-B的AC码作为时间同步标准的方法,利用IRIG-B的DC码流,先通过FPGA产生1KHz的正弦波进行幅度调制的AC码数字序列,所述AC码数字序列再经过DAC之后产生IRIG-B的AC码流,所述FPGA对IRIG-B的DC码进行电平的判别:“H”,高电平的部分会同步触发相位累加器1,ROM 1中存储着电压峰-峰值为10V的正弦波的采样数据,所述相位累加器1输出值触发ROM 1中的数据输出;“L”,低电平同理;本发明的有益效果:与基于MCU或者DSP和数字逻辑电路实现的方法相比,该方法可以大大降低系统的设计难度,降低成本,提高B码的精确性和系统灵活性。
搜索关键词: 一种 fpga 控制 产生 irig ac 作为 时间 同步 标准 方法
【主权项】:
一种由FPGA控制产生IRIG‑B的AC码作为时间同步标准的方法,其特征在于:首先,利用IRIG‑B的DC码流,先通过FPGA产生1KHz的正弦波进行幅度调制的AC码数字序列,所述AC码数字序列再经过DAC之后产生IRIG‑B的AC码流,所述FPGA对IRIG‑B的DC码进行电平的判别:“H”,高电平的部分会同步触发相位累加器1,ROM 1中存储着电压峰‑峰值为10V的正弦波的采样数据,所述相位累加器1输出值触发ROM 1中的数据输出;“L”,低电平同理,ROM 2中存储着电压峰‑峰值为2V的正弦波的采样数据,得出调制比为1/5,其次ROM 1、ROM 2中的输出数据通过输出数据控制器实现叠加输出AC码数字序列。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海爱瑞科技发展有限公司,未经上海爱瑞科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201010505485.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top