[发明专利]一种降低CPU功耗的方法、装置及一种低功耗CPU有效
申请号: | 201010256830.2 | 申请日: | 2010-08-18 |
公开(公告)号: | CN101923386A | 公开(公告)日: | 2010-12-22 |
发明(设计)人: | 张紧;姜君;晏晓京 | 申请(专利权)人: | 北京君正集成电路股份有限公司 |
主分类号: | G06F1/32 | 分类号: | G06F1/32;G06F9/38 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 苏培华 |
地址: | 100193 北京市海淀区东*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种降低CPU功耗的方法、装置及一种低功耗CPU,以降低CPU功耗。所述方法包括:比较当前指令与后n级指令的写寄存器堆操作,如果当前指令与后n级指令中的至少一条指令都执行写操作,并且至少一条指令的所写寄存器地址与当前指令所写寄存器地址相同,则省略当前指令写该寄存器地址的操作;其中,n的取值为CPU流水线上bypass路径的最大跨度值。综上所述,本发明通过省略WB步骤中多余的写GRF操作来降低CPU的功耗。而且从硬件设计角度,本发明只需在原有的CPU结构上增加所述逻辑模块即可,因此本发明可以充分利用现有的电路而无需增加很多硬件单元。 | ||
搜索关键词: | 一种 降低 cpu 功耗 方法 装置 | ||
【主权项】:
一种降低CPU功耗的方法,其特征在于,包括:比较当前指令与后n级指令的写寄存器堆操作,如果当前指令与后n级指令中的至少一条指令都执行写操作,并且至少一条指令的所写寄存器地址与当前指令所写寄存器地址相同,则省略当前指令写该寄存器地址的操作;其中,n的取值为CPU流水线上bypass路径的最大跨度值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京君正集成电路股份有限公司,未经北京君正集成电路股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010256830.2/,转载请声明来源钻瓜专利网。
- 上一篇:可供连接器正、反连接的计算机系统、计算机主机及方法
- 下一篇:服务器