[发明专利]致能与提供一总线上的一多核环境的装置与方法有效
申请号: | 201010146504.6 | 申请日: | 2010-04-12 |
公开(公告)号: | CN101819557A | 公开(公告)日: | 2010-09-01 |
发明(设计)人: | 达鲁斯·D·嘉斯金斯;詹姆斯·R·隆柏格 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇;王璐 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种致能与提供一总线上的一多核环境的装置与方法,其中该总线由主动终端阻抗控制。该方法包括经由配置在一处理器核内的一位置阵列产生一指示信号,该指示信号指示多个节点的其中一节点在该总线的内部或终端。经由配置在一驱动器内的一以位置为基础的多核逻辑电路控制该其中一节点如何被驱动。该控制的方法包括若该指示信号将该其中一节点指定至该总线的终端,则致能一上拉逻辑电路与致能一第一下拉逻辑电路,以及若该指示信号将该其中一节点指定至该总线的内部,则去能该上拉逻辑电路与致能一第二下拉逻辑电路。本发明提供良好的总线主动阻抗控制给多个多核处理器使用,同时保留所需的传输线特性。 | ||
搜索关键词: | 提供 一总 线上 多核 环境 装置 方法 | ||
【主权项】:
一种致能一总线上的一多核环境的装置,其特征在于,该总线由主动终端阻抗控制,该装置包括:一位置阵列,其位于一处理器核内且用以产生多个位置信号,所述位置信号指示该总线上与该总线耦接的多个对应节点的位置,其中所述位置包括一内部位置或一总线终端位置;以及多个驱动器,耦接于所述位置,每一驱动器包括所述对应节点中的其中一节点且用以控制该其中一节点如何被驱动以响应所述位置信号的其中一对应位置信号的一状态,所述驱动器的每一驱动器包括:以位置为基础的多核逻辑电路,其用以当该状态指示该总线终端位置时,致能一上拉逻辑电路与一第一下拉逻辑电路,且当该状态指示该内部位置时,则去能该上拉逻辑电路与致能该第一下拉逻辑电路与一第二下拉逻辑电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010146504.6/,转载请声明来源钻瓜专利网。
- 上一篇:降低碰撞撕裂风险的热成型前防撞梁结构
- 下一篇:一种发动机上的防火墙护套