[发明专利]面向应用的FPGA的延迟故障测试方法及系统无效
申请号: | 200910083717.6 | 申请日: | 2009-05-07 |
公开(公告)号: | CN101581762A | 公开(公告)日: | 2009-11-18 |
发明(设计)人: | 冯建华;孙博韬;林腾;徐文华 | 申请(专利权)人: | 北京大学 |
主分类号: | G01R31/317 | 分类号: | G01R31/317;G01R31/3177 |
代理公司: | 北京路浩知识产权代理有限公司 | 代理人: | 胡小永 |
地址: | 100871*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种面向应用的FPGA的延迟故障测试方法,该方法包括步骤:将所有关键路径按照逻辑级数排序;以逻辑级数最高的关键路径的终端寄存器为根节点,从所有终端为该寄存器、子节点不属于该关键路径的路径中选取第二被测路径构成测试二叉树;将构成测试二叉树的所有被测路径的LUT配置函数修改为MUX逻辑函数;将BIST电路与被测电路相连,并修改网表;将修改后的同时包含BIST电路和被测电路的网表重新利用设计工具读取并下载,检测是否有延迟故障存在;重复上述步骤,直至所有关键路径均被覆盖,完成测试。本发明在不改变原始设计使用逻辑单元的情况下、对FPGA设计所使用到的逻辑类型不加限制的前提下,达到了更高的故障覆盖率。 | ||
搜索关键词: | 面向 应用 fpga 延迟 故障测试 方法 系统 | ||
【主权项】:
1、一种面向应用的FPGA的延迟故障测试方法,其特征在于,该方法包括步骤:S1.按照电路设计要求的时钟周期确定被测的各关键路径,并将所有关键路径按照逻辑级数排序;S2.以逻辑级数最高的关键路径的终端寄存器为根节点,从所有终端为该寄存器、子节点不属于所述关键路径的路径中选取第二被测路径构成被测电路测试二叉树;S3.将构成所述测试二叉树的所有被测路径的LUT查找表配置函数修改为MUX多路复用器逻辑函数;S4.将BIST内建自测电路与所述被测电路相连,并修改网表;S5.重新读取并下载修改后的网表,检测是否有延迟故障存在;S6.重复步骤S2-S5,直至所有关键路径均被覆盖,完成测试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910083717.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种罗拉皮辊架
- 下一篇:一种大罐原油加热装置