[发明专利]一种基于可逆逻辑门的DES加密系统的控制单元设计方法无效

专利信息
申请号: 200910031129.8 申请日: 2009-04-28
公开(公告)号: CN101547087A 公开(公告)日: 2009-09-30
发明(设计)人: 朱文颖;管致锦;倪丽惠 申请(专利权)人: 朱文颖;管致锦;倪丽惠
主分类号: H04L9/06 分类号: H04L9/06;H03K3/037;H03K21/00
代理公司: 南京众联专利代理有限公司 代理人: 顾伯兴
地址: 226019江苏省*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种低功耗DES加密系统的基于可逆逻辑门的控制单元,本发明利用Fredkin门和Feynman门的级联构造了一种基于可逆逻辑门的可逆T触发器,并基于可逆T触发器和Toffoli门构造了可逆计数器,在上述基础上,构造了DES加密系统的基于可逆逻辑门的控制单元。由于本申请对DES加密系统中控制单元的主要器件进行了基于可逆逻辑门的可逆设计,避免了系统中因逻辑信息位的丢失产生的能量损耗,减少了系统能耗。
搜索关键词: 一种 基于 可逆 逻辑 des 加密 系统 控制 单元 设计 方法
【主权项】:
1、一种用于低功耗DES加密系统的可逆T触发器,其特征在于:所述可逆T触发器由可逆D触发器和一个Feynman门级联形成,并将可逆D触发器的输出作为该Feynman门的第一比特输入,T为该Feynman门的第二比特输入,T端对应的输出反馈作为整个电路的第三比特输入,其中,所述可逆D触发器由第一Fredkin门、第一Feynman门、第二Fredkin门、第二Feynman门级联而成,第一Fredkin门的第二比特输出作为第一Feynman门的第一比特输入,第二Fredkin门的第三比特输出作为第二Feynman门的第一比特输入,第一Feynman门的第一比特输出作为第二Fredkin门的第三比特输入,且第一、第二Feynman门的第二比特输出分别反馈至第一、第二Fredkin门的第二比特输入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于朱文颖;管致锦;倪丽惠,未经朱文颖;管致锦;倪丽惠许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910031129.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top