[发明专利]实现分体模块之间隔直低频时钟信号传输的方法与系统有效

专利信息
申请号: 200810188175.4 申请日: 2008-12-24
公开(公告)号: CN101765244A 公开(公告)日: 2010-06-30
发明(设计)人: 罗庆军;李虎虎;张恩溯;闫鹏周 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H04W88/08 分类号: H04W88/08;H04B1/00
代理公司: 北京安信方达知识产权代理有限公司 11262 代理人: 龙洪;霍育栋
地址: 518057 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种实现分体模块之间隔直低频时钟信号传输的方法与系统,发送端通过对系统主时钟进行不同次数的分频得到低频时钟信号和高频时钟信号,用高频时钟信号对低频时钟信号编码后产生高频线路时钟并通过隔直变压器发送与接收;接收端利用接收到的高频线路时钟生成同步时钟并对接收到的高频线路时钟延时,然后进行解码,得到带有固定延时的低频时钟信号;发送端和接收端均为分体模块。相应地,实现分体模块之间隔直低频信号传输的系统,包括发送端和接收端,发送端包括主时钟单元、子时钟单元、编码器与隔直变压器;接收端包括隔直变压器、时钟恢复单元,延时单元与解码器。本发明所述方法用简单的方案和低廉的成本实现了低频时钟信号隔直传输。
搜索关键词: 实现 分体 模块 间隔 低频 时钟 信号 传输 方法 系统
【主权项】:
一种实现分体模块之间隔直低频信号传输的方法,该方法包括:发送端通过对系统主时钟进行不同次数的分频得到低频时钟信号和高频时钟信号,用所述高频时钟信号对所述低频时钟信号编码后产生高频线路时钟并通过隔直变压器发送到接收端;接收端利用接收到的高频线路时钟生成频率为系统主时钟频率正整数倍的同步时钟,利用所述同步时钟将所述接收到的高频线路时钟延时后对所述接收到的高频线路时钟进行解码,得到带有固定延时的低频时钟信号;所述发送端和接收端均为分体模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810188175.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top