[发明专利]一种协助处理动态带宽分配算法的硬件装置及方法有效

专利信息
申请号: 200810141803.3 申请日: 2008-09-01
公开(公告)号: CN101668233A 公开(公告)日: 2010-03-10
发明(设计)人: 罗国强 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H04Q11/00 分类号: H04Q11/00;H04B10/12;H04L12/56
代理公司: 深圳市永杰专利商标事务所 代理人: 曹建军
地址: 518057广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种协助处理动态带宽分配算法的硬件装置及方法,硬件装置包括:硬件逻辑模块,寄存器接口控制模块、同步动态RAM控制器模块、FLASH控制器模块、中断处理器模块、通用异步收/发器控制器模块和依次相连的主从通讯模块、主从通讯接口模块、PowerPc CPU模块、处理器总线模块、处理器总线到片上外设总线桥模块、片上外设总线模块;PowerPc CPU模块用于处理和控制硬件逻辑模块采集的数据,通过主从通讯模块与硬件逻辑模块中的主CPU接口相连,完成内嵌CPU和主CPU间的通讯,并通过寄存器接口模块来控制和配置硬件逻辑模块中的寄存器以及动态带宽分配算法的上报和下配。本发明可灵活处理DBA核心算法,且节约了成本。
搜索关键词: 一种 协助 处理 动态 带宽 分配 算法 硬件 装置 方法
【主权项】:
1、一种协助处理动态带宽分配算法的硬件装置,包括:硬件逻辑模块,其特征在于,还包括:寄存器接口控制模块、同步动态RAM控制器模块、FLASH控制器模块、中断处理器模块、通用异步收/发器控制器模块和依次相连的主从通讯模块、主从通讯接口模块、PowerPc CPU模块、处理器总线模块、处理器总线到片上外设总线桥模块、片上外设总线模块;PowerPc CPU模块用于处理和控制硬件逻辑模块采集的数据,同时,PowerPc CPU模块通过主从通讯接口模块连接到主从通讯模块与硬件逻辑模块中的主CPU接口相连,完成内嵌CPU和可编程逻辑阵列外部的主CPU之间的通讯;并通过处理器总线模块连接寄存器接口模块来控制和配置硬件逻辑模块中的寄存器以及动态带宽分配算法的上报和下配;中断处理器模块与片上外设总线模块相连,用于读取系统产生的中断,并处理和响应中断事件;通用异步收/发器控制器模块与片上外设总线模块相连,用于完成PowerPc CPU模块与外部串口的异步通讯;同步动态RAM控制器模块与处理器总线模块相连,用于完成系统数据和程序在片外同步动态RAM存储器中的存取;FLASH控制器模块与处理器总线模块相连,用于控制可编程逻辑阵列片外的启动ROM供PowerPc CPU模块的启动。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810141803.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top