[发明专利]多存储卡逻辑合一的读写方法及装置有效

专利信息
申请号: 200810065124.2 申请日: 2008-01-04
公开(公告)号: CN101404000A 公开(公告)日: 2009-04-08
发明(设计)人: 蔡华波;李志雄;钟衍徽 申请(专利权)人: 深圳市江波龙电子有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 深圳市睿智专利事务所 代理人: 陈鸿荫
地址: 518000广东省深圳市南*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种多存储卡逻辑合一的读写方法及装置,包括主机接口(104)、主控制器CPU(101)、各存储卡接口(106)、只读存储器ROM(103)、随机存储器RAM(102)和电源管理模块(105),尤其是,所述主控制器CPU(101)读出存储在只读存储器ROM(103)内的固化软件用以控制各存储卡接口(106)进行数据读写,从而使所述各存储卡在主机上表现为逻辑上一体存在的、叠加各存储卡容量的单一外存储装置,所述方法包括步骤:初始化软件运行环境及硬件端口;检测当前存储卡;初始化存储卡;标记此存储卡相关信息;有效存储卡的容量累加过程;回复主机此逻辑存储设备类型及容量过程;所述主控制器CPU(101)接收主机指令进行读写过程。使用本发明,在不改变单个存储卡结构、容量及主机装置的情况下就可实现将多张存储卡合并成一个大容量逻辑存储设备,从而存储大于单个逻辑磁盘容量的数据。
搜索关键词: 存储 逻辑 合一 读写 方法 装置
【主权项】:
1、一种将多存储卡逻辑合一的读写装置(100),包括主机接口(104)、主控制器CPU(101)、各存储卡接口(106)、只读存储器ROM(103)、随机存储器RAM(102)和电源管理模块(105),其特征在于:所述主控制器CPU(101)通过总线与各存储卡接口(106)互连,读出存储在只读存储器ROM(103)内的固化软件用以控制各存储卡接口(106)进行数据读写,从而使所述各存储卡在主机上表现为逻辑上一体存在的、叠加各存储卡容量的单一外存储装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市江波龙电子有限公司,未经深圳市江波龙电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810065124.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top