[发明专利]一种降低集成电路中存储器功耗的方法无效

专利信息
申请号: 200610057124.9 申请日: 2006-03-10
公开(公告)号: CN1811978A 公开(公告)日: 2006-08-02
发明(设计)人: 杨华中;罗洪;汪玉;罗嵘;汪蕙 申请(专利权)人: 清华大学
主分类号: G11C7/00 分类号: G11C7/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 100084北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种降低集成电路中存储器功耗的方法,属于集成电路设计技术领域。该方法首先找出存储器中存储单元的低功耗状态;编码器比较原始存储内容中,低功耗状态内容和高功耗状态内容的比例,根据上述比例采取编码方法(例如简单的翻转编码方法)对原始存储内容进行编码;存储器存储编码器的输出内容;解码器读出存储器内容,并且解码输出原始存储内容。本发明提出的降低集成电路中存储器功耗的方法,是在不影响电路的性能的前提下,利用少量的额外功耗(包括编码器和解码器的功耗),以及少量的额外的时间(编码器和解码器的延时),对存储的内容进行编码,使得存储器中处于低功耗状态的单元增多,从而降低存储器的功耗。
搜索关键词: 一种 降低 集成电路 存储器 功耗 方法
【主权项】:
1、一种降低集成电路中存储器功耗的方法,其特征在于该方法包括以下步骤:步骤1,由低功耗状态判断电路比较存储单元中逻辑0和逻辑1的静态功耗,其中静态功耗的数值通过实际电路实时测量,或采用事先测量好的数据,从而确认何种存储状态是低功耗状态;步骤2,编码器对所输入的原始存储内容按照以下步骤进行编码:步骤2.1,分别统计逻辑0和逻辑1信号的数目,如果步骤1判断得到逻辑0是低功耗状态,则除法器计算逻辑0信号数目和逻辑1信号数目的比例,如果逻辑1是低功耗状态,则由交换开关将以上两个数目进行交换,除法器计算逻辑1信号数目和逻辑0信号数目的比例,总之,无论何种情况,除法器都计算低功耗状态信号和高功耗状态信号数目的比例;步骤2.2,只要步骤2.1所得的比例,经过比较器判断,小于某个预先设定的值,则采用翻转编码的方法,即对原始存储内容进行逐一取反来进行编码,否则编码器的输出仍然为原始内容;步骤3,存储器储存编码器的输出内容;步骤4,解码器读出存储器内容,并且解码输出原始存储内容。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610057124.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top