[发明专利]一种芯片上电后的程序引导方法有效

专利信息
申请号: 200610051634.5 申请日: 2006-05-25
公开(公告)号: CN101021794A 公开(公告)日: 2007-08-22
发明(设计)人: 邱柏云;裴育 申请(专利权)人: 杭州晟元芯片技术有限公司
主分类号: G06F9/445 分类号: G06F9/445
代理公司: 浙江杭州金通专利事务所有限公司 代理人: 徐关寿
地址: 310012浙江省杭*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种芯片上电后的程序引导方法,属于芯片设计技术领域,其特征是所述程序存储于非易失性存储体;将程序封装,封装好的应用程序数据包括:入口地址域,寄存器配置域和程序段域,其中:入口地址域,用以存放程序装载完毕后的执行首地址;寄存器配置域,用以存放在装载过程中配置的寄存器个数以及寄存器的地址、配置内容和配置时等待的时钟周期数,程序段域,用以存放程序段;引导方法包括根据封装格式读取数据包的;查找储存在非易失性存储体的程序地址和长度信息;将程序装入执行程序的程序运行存储器。本发明方法的封装可以使用多种引导源,用户选择存储体具有灵活性,而且同一工具进行软件封装,使用方便,同时不必作结构调整,便于固件调试。
搜索关键词: 一种 芯片 上电后 程序 引导 方法
【主权项】:
1、一种芯片上电后的程序引导方法,其特征在于:所述程序存储于非易失性存储体:将所述程序封装,封装好的应用程序数据包括:入口地址域,寄存器配置域和程序段域,其中:入口地址域,用以存放程序装载完毕后的执行首地址;寄存器配置域,用以存放在装载过程中配置的寄存器个数以及寄存器的地址、配置内容和配置时等待的时钟周期数,程序段域,用以存放程序段,可以存放0--∞个程序段,每个程序段包括段长度、段起始地址和段内容,段起始地址为程序段装载到内存中的起始地址;所述引导方法包括根据封装格式读取数据包的步骤,查找储存在非易失性存储体的程序地址和长度信息的步骤,将程序装入执行程序的程序运行存储器的步骤。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州晟元芯片技术有限公司,未经杭州晟元芯片技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610051634.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top