[发明专利]双处理器复域浮点数字信号处理片上系统无效

专利信息
申请号: 200580016659.5 申请日: 2005-03-07
公开(公告)号: CN101095103A 公开(公告)日: 2007-12-26
发明(设计)人: P·S·保卢西;B·阿尔铁里;F·阿列蒂;P·巴扎纳;A·塞罗托;M·科西米;A·米舍罗蒂;E·帕斯托雷蒂;A·里什阿蒂 申请(专利权)人: 爱特梅尔股份有限公司
主分类号: G06F7/38 分类号: G06F7/38;G06F9/302;G06F9/45;G06F15/16;G06F17/50
代理公司: 上海专利商标事务所有限公司 代理人: 陈炜
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种适用于数字信号处理系统,它由片上系统所构成并组合了微处理器内核(106)和具有复数数据处理能力的数字信号处理器(DSP)内核(108)。DSP内核(108)可以对复域中的浮点数据进行运算并且能够同时产生实数和虚数算术结果。这一功能允许诸如FFT重叠计算、复域同时加法和减法、复数多累加(MULACC)、以及实数域双倍多累加(MAC)的单周期执行。SoC(102)可以由微处理器编程接口(140)来进行全部编程,并使用DSP数据库中的调用来执行DSP功能。内核(106、108)也可以分开编程。对整个SoC(102)编程和仿真的能力可以单独的编程环境来提供。SoC(102)可以具有异构处理器内核,其中两个处理器内核都可以作为主或从处理器来使用,或者两个内核都可以同时和单独地操作。
搜索关键词: 处理器 浮点 数字信号 处理 系统
【主权项】:
1.一种装置,它包括:微处理器;以及,数字信号处理器,它与所述微处理器相耦合,所述数字信号处理器能够对复域中的浮点数据进行运算,所述微处理器和所述数字信号处理器都是单个集成电路中的一部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱特梅尔股份有限公司,未经爱特梅尔股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580016659.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top