[发明专利]锁定检测电路和锁定检测方法无效
| 申请号: | 200580006798.X | 申请日: | 2005-02-14 |
| 公开(公告)号: | CN1926765A | 公开(公告)日: | 2007-03-07 |
| 发明(设计)人: | 木村修治;桥爪崇 | 申请(专利权)人: | 三洋电机株式会社 |
| 主分类号: | H03L7/095 | 分类号: | H03L7/095 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 李春晖 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | [问题]提高锁存检测的精度。[解决手段]一种基于从PLL电路的相位比较器提供的相位差信号检测PLL电路是否处于锁定状态的锁定检测电路,该锁定检测电路包括输出控制信号的第一电路,当相位差信号指示没有产生相位差时该控制信号具有一个电平,当相位差信号指示产生相位差时该控制信号具有另一个电平;锁存该控制信号的第二电路;和在预定第二时间段内输出锁定检测信号的第三电路,当锁存控制信号指示对于预定第一时间段的一个电平时,该锁定检测信号指示该PLL电路处于锁定状态。 | ||
| 搜索关键词: | 锁定 检测 电路 方法 | ||
【主权项】:
1.一种基于从PLL电路的相位比较器提供的相位差信号检测PLL电路是否处于锁定状态的锁定检测电路,该锁定检测电路包括:输出控制信号的第一电路,当相位差信号指示没有产生相位差时该控制信号具有一个电平,当相位差信号指示产生相位差时该控制信号具有另一个电平;锁存该控制信号的第二电路;和在预定第二时间段内输出锁定检测信号的第三电路,当锁存的控制信号在预定第一时间段内指示所述一个电平时,该锁定检测信号指示该PLL电路处于锁定状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社,未经三洋电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200580006798.X/,转载请声明来源钻瓜专利网。
- 上一篇:电极材料和其电容器电极的制备方法
- 下一篇:用于无线多载波通信的帧结构





