[发明专利]记忆体电路元件应用装置有效
申请号: | 200510063491.5 | 申请日: | 2005-04-11 |
公开(公告)号: | CN1848289A | 公开(公告)日: | 2006-10-18 |
发明(设计)人: | 黄崇仁;卢叔东;陈吉元 | 申请(专利权)人: | 智元科技股份有限公司 |
主分类号: | G11C5/00 | 分类号: | G11C5/00;G11C11/409;H01L23/58 |
代理公司: | 北京中原华和知识产权代理有限责任公司 | 代理人: | 寿宁;张华辉 |
地址: | 中国*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是有关于一种记忆体电路元件应用装置,此装置是于集成电路记忆体元件内部加入单向性导通元件整流装置与可程式记忆体与开关元件,利用单向性导通元件整流装置,使元件外部电源正接或反接,内部电源供应皆不受影响。再利用元件外部电源脚位讯号作判断讯号。当正接时,判定逻辑为1,此时元件外部脚位连接至记忆体,可对记忆体作测试;反接时,判定逻辑为0,此时元件外部脚位连接至可程式记忆体,利用元件外部脚位对可程式记忆体作程式化可用作修补记忆体,亦或是改变记忆体位址与数据排线长度。 | ||
搜索关键词: | 记忆体 电路 元件 应用 装置 | ||
【主权项】:
1、一种记忆体电路元件应用装置,其特征在于其包括:一记忆体电路元件脚位组,包括一记忆体电路元件电源脚位、一记忆体电路元件接地脚位以及多数个脚位;一开关装置,包括一第一总线、一第二总线、一第三总线以及一第一控制线,该第一总线耦接至该记忆体电路元件脚位组,该第一控制线耦接该记忆体电路元件电源脚位与该记忆体电路元件接地脚位二者其一,利用该第一控制线讯号决定该第一总线耦接该第二总线或该第三总线;一记忆体电路,包括:一记忆体逻辑电路,用以储存/读取数据;以及一定址总线与数据总线长度重新配置电路,包括一第四总线、一第五总线以及一第六总线,该第四总线耦接至该第三总线,该第六总线耦接至该记忆体逻辑电路,依据该第五总线的输入讯号,以决定定址总线与数据总线长度配置,并将该第四总线送入的讯号,按照该第五总线输入的设定,判定并对记忆体逻辑电路存取;一可程式记忆体电路,包括一第七总线、一第二控制线以及一第八总线,该第七总线耦接该第二总线,该第二控制线耦接至该记忆体电路元件电源脚位以及该记忆体电路元件接地脚位二者其一,该第八总线耦接该第五总线,利用该第二控制线讯号,以决定写入状态或输出状态,当写入状态时,利用该第七总线输入的讯号作程式化的动作,当输出状态时,将程式化后的结果输出,经由该第八总线,送至该定址总线与数据总线长度重新配置电路,用以决定该记忆体电路的定址长度与数据长度;以及一单向性导通元件整流装置,耦接该记忆体电路元件电源脚位与该记忆体电路元件接地脚位以接受一外部电源,并从固定的两端分别固定提供一正电位及一接地电位以供应内部所有元件的电源。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于智元科技股份有限公司,未经智元科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510063491.5/,转载请声明来源钻瓜专利网。