[发明专利]智能元件参数测试仪用数字相敏检波器无效

专利信息
申请号: 200510041229.0 申请日: 2005-07-28
公开(公告)号: CN1837834A 公开(公告)日: 2006-09-27
发明(设计)人: 王晓俊 申请(专利权)人: 南京长盛仪器有限公司
主分类号: G01R27/02 分类号: G01R27/02;G01R31/00;G01R31/26;G01R31/28;G01R13/02;H01L21/66
代理公司: 南京天华专利代理有限责任公司 代理人: 夏平;瞿网兰
地址: 211100江苏省南京*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种智能元件参数测试仪用数字相敏检波器,其特征是两路抗混淆滤波器的输入分别与被测元件的电压、电流信号相连,两路抗混淆滤波器的输出分别与两路采样/保持器的信号输入相连,两路采样/保持器的触发输入端均与时基发生器的输出相连,两路采样/保持器的输出均与高速模数转换器信号输入端相连,高速模数转换器的数字信号输出以串行或并行方式与数字相敏检波算法模块的相应信号数据端相连,现场可编程门阵列FPGA的A/D控制端和数据线与高速模数转换器的对应控制端和数据线相连,现场可编程门阵列FPGA中的对应数字相敏检波算法模块的输入输出端与数字相敏检波算法模块的数据总线和地址总线相连,数字相敏检波算法模块的输出与智能元件参数测试仪中的主控制器相连。
搜索关键词: 智能 元件 参数 测试仪 数字 检波器
【主权项】:
1、一种智能元件参数测试仪用数字相敏检波器,其特征是它由两路抗混淆滤波器、两路采样/保持器、高速模数转换器、数字相敏检波算法模块、时基发生器和现场可编程门阵列FPGA组成,两路抗混淆滤波器的输入分别通过智能元件参数测试仪中的两路信号调理电路与被测元件的电压、电流信号相连,两路抗混淆滤波器的输出分别与两路采样/保持器的信号输入相连,两路采样/保持器的触发输入端均与时基发生器的输出相连,两路采样/保持器的输出均与高速模数转换器信号输入端相连,高速模数转换器的数字信号输出以串行或并行方式与数字相敏检波算法模块的相应信号数据端相连,或者,高速模数转换器的数字信号输出通过现场可编程门阵列FPGA与数字相敏检波算法模块的相应数据端相连,或者,高速模数转换器的数字信号输出通过缓冲存储器与数字相敏检波算法模块的相应数据端相连,现场可编程门阵列FPGA的时基控制端与时基发生器的控制端相连,现场可编程门阵列FPGA的A/D控制端和数据线与高速模数转换器的对应控制端和数据线相连,现场可编程门阵列FPGA中的对应数字相敏检波算法模块的输入输出端与数字相敏检波算法模块的数据总线和地址总线相连,数字相敏检波算法模块的输出与智能元件参数测试仪中的主控制器相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京长盛仪器有限公司,未经南京长盛仪器有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510041229.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top