[发明专利]系统时钟发生电路无效
申请号: | 200480043043.2 | 申请日: | 2004-05-26 |
公开(公告)号: | CN1961482A | 公开(公告)日: | 2007-05-09 |
发明(设计)人: | 冈田功;平吹斋 | 申请(专利权)人: | 罗姆股份有限公司 |
主分类号: | H03L7/093 | 分类号: | H03L7/093;G11B20/14 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 邵亚丽;李晓舒 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种系统时钟发生电路,包括:第一PLL电路,对摆动信号进行频率以及相位锁定;频率/相位比较器,比较来自第一PLL电路的第一输出信号和被M分频了的系统时钟信号,输出基于频率以及相位的差异的第二输出信号;PLL滤波器,对第二输出信号赋予规定的截止而输出第三输出信号;脉冲宽度调制电路,发生以第二基准时钟信号作为载波频率的脉冲波,输出由第三输出信号调制了脉冲波的脉冲宽度后的第四输出信号;低通滤波器,对第四输出信号进行平滑,并输出第五输出信号;VCO电路,将第五输出信号作为控制电压;第一分频电路,将VCO电路的输出信号进行N分频后输出系统时钟信号;以及第二分频电路,系统时钟信号进行M分频后反馈到频率/相位比较器。 | ||
搜索关键词: | 系统 时钟 发生 电路 | ||
【主权项】:
1.一种系统时钟发生电路,使光盘以一定旋转速度(CAV)旋转,基于取出的摆动信号,生成与用于对所述光盘进行CAV记录的所述摆动信号进行了锁定的系统时钟信号,其特征在于,该系统时钟发生电路包括:第一PLL电路,对所述摆动信号和第一基准时钟信号进行频率以及相位时钟同步;频率/相位比较器(FPC),比较来自所述第一PLL电路的第一输出信号和所述系统时钟信号,输出基于频率以及相位的差异的第二输出信号;PLL滤波器,对所述第二输出信号赋予规定的截止而输出第三输出信号;脉冲宽度调制电路,发生以第二基准时钟信号作为载波频率的脉冲波,输出由所述第三输出信号调制了所述脉冲波的脉冲宽度后的第四输出信号;低通滤波器,对所述第四输出信号赋予规定的截止而进行平滑,并输出第五输出信号;VCO电路,将所述第五输出信号作为控制电压,发生具有规定的频率范围的振荡频率的第6输出信号;第一分频电路,将所述第6输出信号进行N(N是整数)分频后输出所述系统时钟信号;以及第二分频电路,将所述系统时钟信号进行M(M是整数)分频后反馈到所述频率/相位比较器(FPC)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于罗姆股份有限公司,未经罗姆股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200480043043.2/,转载请声明来源钻瓜专利网。