[发明专利]嵌入式系统的存储器构造及动作方法无效
申请号: | 200410084527.3 | 申请日: | 2004-11-24 |
公开(公告)号: | CN1779657A | 公开(公告)日: | 2006-05-31 |
发明(设计)人: | 金莲宣 | 申请(专利权)人: | 上海乐金广电电子有限公司 |
主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F9/445 |
代理公司: | 北京金信立方知识产权代理有限公司 | 代理人: | 南霆 |
地址: | 201206上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及嵌入式系统的主存储器——SDRAM(同步动态随机存储器)的高效运用方法。嵌入式系统的存储器包括:由嵌入式处理器进行系统初始化所需要的启动编码区域和具有操作系统功能的监控编码区域构成的ROM(只读存储器);由运行主程序所需要的文本编码区域数据及BSS(基本同步子集)编码区域构成,从外部主机向上述区域直接下载运行主程序的应用程序编码的主存储器;由运行上述ROM内编码所需要的堆栈区域、数据及BSS区域和运行上述主存储器内的主程序运行时间所需要的堆栈区域构成的内部RAM。通过上述结构,能使主存储器——SDRAM的大小实现最小化,运行主程序时,通过缩短CRT编码所需时间,达到提高系统性能的效果。 | ||
搜索关键词: | 嵌入式 系统 存储器 构造 动作 方法 | ||
【主权项】:
1、一种嵌入式系统的存储器构造,其特征在于,包括:由嵌入式处理器进行系统初始化所需要的启动编码区域和具有操作系统功能的监控编码区域构成的ROM(只读存储器);由运行主程序所需要的文本编码区域、数据及BSS(基本同步子集)编码区域构成,从外部主机向上述区域直接下载运行主程序的应用程序编码的主存储器;由运行上述ROM内编码所需要的堆栈区域、数据及BSS区域和运行上述主存储器内的主程序运行时间所需要的堆栈区域构成的内部RAM(内部随机存储器)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海乐金广电电子有限公司,未经上海乐金广电电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410084527.3/,转载请声明来源钻瓜专利网。