[发明专利]时钟调整无效

专利信息
申请号: 200410057884.0 申请日: 2004-08-13
公开(公告)号: CN1581700A 公开(公告)日: 2005-02-16
发明(设计)人: R·D·莫里森 申请(专利权)人: 惠普开发有限公司
主分类号: H03L7/00 分类号: H03L7/00
代理公司: 中国专利代理(香港)有限公司 代理人: 杨凯;王忠忠
地址: 美国德*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 为时钟调整提供电路和方法。一种用于时钟调整的方法包括从独立的ASIC模块102-1、102-2、102-3接收反馈时钟113-1、113-2、113-3。该方法包括比较反馈时钟与参考时钟而产生相位测量值。从相位测量值中消除公共延迟,从而形成归一化校正值237-1、237-2、237-3。采用归一化校正值来选择目标相位值和时钟选择值348、349。而且,根据目标相位值和时钟选择值348、349来调整送到独立ASIC模块的时钟信号。
搜索关键词: 时钟 调整
【主权项】:
1.一种集成电路(IC),包括:时钟发生器107;连接到所述时钟发生器107的多个同步相位选择电路109-1、109-2、109-3/309,其中各个同步相位选择电路109-1、109-2、109-3连接到相应的ASIC模块102-1、102-2、102-3,以及其中各个同步相位选择电路109-1、109-2、109-3可用于向相应的ASIC模块102-1、102-2、102-3提供已调整延迟;在向所述相应ASIC模块提供所述已调整延迟时用于把相位偏移分为不同相位调整步长的部件;以及用于指定向目标相位转变的目标相位抽头和时钟选择抽头的部件,其中所述目标相位抽头被提供给时钟选择寄存器,以及其中所述时钟选择抽头用于在向所述相应ASIC模块提供所述已调整延迟时向所述时钟选择寄存器提供延迟时钟脉冲。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠普开发有限公司,未经惠普开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410057884.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top