[发明专利]一半导体器件及制造一半导体器件的方法无效

专利信息
申请号: 03815025.5 申请日: 2003-06-18
公开(公告)号: CN1663034A 公开(公告)日: 2005-08-31
发明(设计)人: 韦德·A·克鲁尔;达勒·C·雅各布森 申请(专利权)人: 山米奎普公司
主分类号: H01L21/425 分类号: H01L21/425
代理公司: 北京律盟知识产权代理有限责任公司 代理人: 王允方;刘国伟
地址: 美国马*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种用于制成一半导体器件的门电极以将门极耗尽效应最小化的方法。该方法由一双重沉积处理构成,其中第一步骤是一极薄的层,该层通过离子植入受到极重的掺杂。第二次沉积以及一相关联的用于掺杂的离子植入则制作完成该门电极。借助该两次沉积处理,可将门电极/门极介电层界面处的掺杂最大化同时将硼渗透过门极介电层的风险最小化。该方法的另一种改进形式包括将两个门电极层均图案化,其具有利用漏极延展区及源极/漏极植入作为门极掺杂植入、及可选择偏置这两个图案以形成一非对称器件的优点。本发明亦提供一种如下方法:通过使掺杂剂自一包含于一介电层内的植入层扩散入半导体衬底内,在半导体衬底中形成浅结。此外,除所需的掺杂物质外,亦为离子植入层提供一第二植入物质,例如氢,其中所述物质会增强掺杂剂在介电层中的扩散性。
搜索关键词: 半导体器件 制造 方法
【主权项】:
1、一种用于制成一金属氧化物半导体器件的一门电极的方法,该金属氧化物半导体器件具有一衬底并形成有一阱及对置的沟槽绝缘部分,所述对置的沟槽绝缘部分上面形成有一第一介电层,该方法包括如下步骤:(a)在所述第一介电层上沉积一第一门电极层;(b)掺杂所述第一门电极层,以界定一经掺杂的第一门电极层;(c)在所述经掺杂的第一门电极层上沉积一第二门电极层;(d)掺杂所述第二门电极层;及(e)热处理所述结构,以激活所述掺杂材料。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山米奎普公司,未经山米奎普公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03815025.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top