[发明专利]降低混合信号抖动的数据转换器有效

专利信息
申请号: 03155191.2 申请日: 2001-10-29
公开(公告)号: CN1496004A 公开(公告)日: 2004-05-12
发明(设计)人: 伊恩·朱索·戴迪克 申请(专利权)人: 富士通株式会社
主分类号: H03M1/06 分类号: H03M1/06;H03M1/66
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 王永刚
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种数据转换器,以集成电路器件(100)的形式实现。该数据转换器包含可与接收的输入信号(D1-Dm)无关地产生输出信号(OUT)的信号处理电路(120-170)。输出信号(OUT)的产生开始于由定时信号(CLK)决定的时刻,并结束于相对于所述定时信号(CLK)延迟了一个延迟时间的时刻。提供延迟的部分(130,150,160)提供被向其施加的电源电压(VDD)所影响的延迟时间。内部的电源调压器(110)从外部的电源电压(VDD)获得调整了的内部电源电压(VDD(REG)),并把这个电压施加到提供延迟的部分(130,150,160),从而将该提供与外部电源的变化无关地固定在某个值。集成电路器件(100)中至少还有一个电路部分(140,170)由电源电压(VDD)而不是由该调整了的内部电源电压(VDD(REG))供电。
搜索关键词: 降低 混合 信号 抖动 数据 转换器
【主权项】:
1.一种数据转换器,以集成电路器件的形式实现,包含:可用来根据接收到的输入信号而产生输出信号的信号处理电路,输出信号的产生开始于定时信号确定的时刻,并结束于相对所述定时信号延迟了一个延迟时间的时刻,所述信号处理电路包括一个提供延迟的部分,它提供所述延迟时间,此延迟时间受到施加于提供延迟的部分的电源电压变化的影响;以及一个内部电源调压器,当器件处于使用状态时,用来连接到器件外部的电源,以便从中接收外部电源电压,并可用来从外部电源电压获得被调整了的内部电源电压,加于所述提供延迟的部分,从而将所述提供固定在与所述外部电源电压变化无关的某个值,器件中至少还有一个电路部分被电源电压供电而不是被所述调整过的内部电源电压供电。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/03155191.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top