[发明专利]集成电路装置、电子装置及集成电路装置中的配置方法有效
申请号: | 02120016.5 | 申请日: | 2002-05-10 |
公开(公告)号: | CN1385797A | 公开(公告)日: | 2002-12-18 |
发明(设计)人: | 笠原昌一郎;秋山千里;小松史和 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 刘宗杰,叶恺东 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的课题是将包含USB2.0等物理层的电路的宏单元MC1配置在集成电路装置ICD的隅角上。将数据端子DP、DM配置在沿着边SD1的I/O区域IOR1中,将时钟生成电路14、取样时钟生成电路22的电源端子PVDD、PVSS、XVDD、XVSS、以及时钟端子XI、XO配置在沿着边SD2的I/O区域IOR2中。沿着边SD3设置与包含用户逻辑的宏单元MC2的接口区域。将接收电路100配置在IOR1的DR1一侧,将时钟生成电路14配置在IOR2的DR2一侧,将取样时钟生成电路22配置在接收电路100的DR1一侧且在时钟生成电路14的DR2一侧。将发送电路104配置在接收电路100的DR2一侧且在数据端子DP、DM的DR1一侧。 | ||
搜索关键词: | 集成电路 装置 电子 中的 配置 方法 | ||
【主权项】:
1.一种集成电路装置,它包括多个宏单元,该集成电路装置的特征在于:包括至少包含通过总线进行数据传输的所供给的接口规格的物理层的电路的第一宏单元;以及包含比上述物理层高的高位层的电路的第二宏单元,这样配置上述第一宏单元,即上述第一宏单元的第一、第二边交叉部分即隅角部分位于集成电路装置的隅角部分。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02120016.5/,转载请声明来源钻瓜专利网。