[发明专利]多采样SIGMA-DELTA模/数变换器无效

专利信息
申请号: 01815810.2 申请日: 2001-09-18
公开(公告)号: CN1470105A 公开(公告)日: 2004-01-21
发明(设计)人: S·巴扎佳尼 申请(专利权)人: 高通股份有限公司
主分类号: H03M3/02 分类号: H03M3/02
代理公司: 上海专利商标事务所 代理人: 张政权
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 利用单环路或MASH结构的一种带通∑ΔADC,其中,将谐振器实现成延迟单元谐振器,基于延迟元件的谐振器,前向欧拉谐振器,双通路交错谐振器,或四路交错谐振器。可用模拟电路技术,例如有源RC,gm-C,MOSFET-C,开关电容器,或开关电流,来综合所述谐振器。可用单采样,双采样,或多采样电路设计所述开关电容器或所述开关电流电路。使用开关电容器电路的∑ΔADC的非严格要求允许在CMOS处理中实现所述ADC,以使成本降低到最少,并减小功耗。双采样电路改善了匹配性能,并改善了对采样时钟抖动的容忍度。特别地,带通MASH 4-4∑ΔADC对CDMA应用中,在32的过采样率上提供85dB的仿真信噪比。所述带通∑ΔADC也可与欠采样一起使用,以提供下变频。
搜索关键词: 采样 sigma delta 变换器
【主权项】:
1.一种sigma-delta模/数变换器,其特征在于,包括:至少一条环路,每条环路配置成接收环路输入信号,并提供环路输出信号,每条环路包括:至少一个环路段,每个环路段包括N条信号通路,其中,在某一环路段中的每条信号通路由一组时钟信号计时,该组时钟信号的相位与该环路段中其余信号通路的时钟信号相位不同,以及耦合到所述至少一个环路段中的一个环路段的一量化器,所述量化器配置成接收并量化来自最后一个环路段的信号,以提供所述环路输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/01815810.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top