专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果136个,建议您升级VIP下载更多相关专利
  • [发明专利]用于SATA的全数字扩频时钟发生器-CN200910030397.8有效
  • 杨军;张其;刘新宁;姜茗钟;时龙兴 - 东南大学
  • 2009-03-20 - 2009-09-02 - G06F1/04
  • 本发明公开了一种用于SATA的全数字扩频时钟发生器,属于扩频时钟领域。其结构包括相数转换器、数字环路滤波器、数控振荡器、多模分频器、Δ-∑调制器和地址产生电路,相数转换器包括鉴频/鉴相器和时数转换器,多模分频器包括S计数器、P计数器和4/5预分频器。本发明用于串行ATA发送器的1.5GHz全数字低抖动扩频时钟发生器是基于分频器调制方式进行设计,采用Δ-∑调制器改变全数字锁相环的反馈分频系数,达到对输出时钟的扩频调制,从而获得5000ppm的扩频时钟。本发明易于实现,面积小,与数字基带易于集成,对电源电压波动不敏感。
  • 用于sata数字时钟发生器
  • [发明专利]基于链式电路的ASIC片上去耦电容估算方法-CN200910030395.9有效
  • 刘新宁;邵金梓;杨军;时龙兴 - 东南大学
  • 2009-03-20 - 2009-08-12 - G06F17/50
  • 本发明公开了一种基于链式电路的ASIC片上去耦电容估算方法,属于抑制电源电压波动中去耦电容估算领域。本发明方法先采用Star-RCXT对布线后的ASIC电路进行寄生参数提取,用Perl分析SPF文件格式及包含信息进行链式电路建模,然后用欧拉公式将电容等效,根据Y-△变换方法对电路进行压缩,再求解压缩电路各节点的电压和电流,并对链式电路进行恢复求解,最后根据节点电压波动不能超过电源电压10%原则,采用积分思想求出所需添加的去耦电容数量。本方法估算出在电源地间需加入的片上去耦电容量,并使电源波动幅值不超过供电电压10%,有效解决电源网络压降问题。
  • 基于链式电路asic上去电容估算方法
  • [发明专利]全数字延时锁定环电路-CN200910025968.9无效
  • 杨军;鲁顺;刘新宁;时龙兴 - 东南大学
  • 2009-03-16 - 2009-08-12 - G11C7/10
  • 本发明公布了一种全数字延时锁定环电路,包括主延时线、控制器、相位检测单元和复制延时线,其中主延时线的时钟接口分别接控制器的时钟接口和相位检测单元的一个时钟接口,主延时线的反馈时钟接口接相位检测单元的另一个时钟接口,相位检测单元的输出端接控制器的输入端,控制器的输出端分别接主延时线的输入端和复制延时线的输入端。本发明扩大了工作频率范围,提高了与DDR控制器的兼容性。
  • 数字延时锁定电路
  • [发明专利]一种面向嵌入式应用的软件可控Cache的实现方法-CN200810156535.2有效
  • 刘波;王学香;杨军;刘新宁 - 东南大学
  • 2008-09-28 - 2009-04-01 - G06F12/08
  • 一种面向嵌入式应用的软件可控Cache的实现方法,基于传统的嵌入式Cache结构,增加了一个Cache控制器,用于实现如下的三种操作:访问开销代价大且生命期均匀分布的数据,在Cache中保留副本;造成Cache预取时间局部性下降的数据,由处理器直接与外存通信;某一时刻被频繁访问的数据,在其有效生命期内,优先停留在Cache中。其步骤如下:在关闭Cache缓存功能的条件下运行应用程序,得到访问记录;根据访问记录,选取标记数据块;根据标记数据块的特点,生成标记信息表的内容,加载到Cache控制器中,控制Cache的操作过程。其中,标记信息表的内容可以在系统运行过程中为软件动态地配置。
  • 一种面向嵌入式应用软件可控cache实现方法
  • [实用新型]全球定位系统相关器电路-CN200720038402.6无效
  • 杨军;宋嘉吉;刘新宁;凌明;时龙兴 - 东南大学
  • 2007-07-06 - 2008-04-30 - G01S5/02
  • 本实用新型公开了一种全球定位系统相关器电路,包括:6位全加器、寄存器组、锁存器组和时钟产生电路,6位全加器与寄存器组连接,寄存器组与锁存器组连接,时钟产生电路的第一时钟信号作寄存器组的开关控制信号,时钟产生电路的第二时钟信号作寄存器组的复位信号和锁存器组的开关控制信号,在6位全加器与锁存器组之间设有14位计数器,14位计数器功能控制端C与6位全加器最高位进位信号端连接,14位计数器的14个输出端分别与锁存器组的第七至第二十输入端连接,时钟产生电路产生的第一时钟信号同时用作14位计数器的时钟信号,时钟产生电路产生的第二时钟信号经过延时单元延时后形成第三时钟信号,该第三时钟信号用作14位计数器的复位信号。
  • 全球定位系统相关器电路
  • [发明专利]二级数字下变频的低功耗GPS接收机-CN200710133933.8有效
  • 杨军;刘新宁;陈新;凌明;时龙兴 - 东南大学
  • 2007-10-16 - 2008-03-19 - G01S5/02
  • 本发明提出了一种二级数字下变频的低功耗GPS接收机结构,在传统接收机接收通道之前引入预下变频电路,该电路将GPS信号搬移到近似零频处,并将其转化为正交信号;下变频之后的GPS数字信号通过抽取减小采样频率和采样数据,并且提供给后续的GPS接收通道,后续的GPS接收通道不采样CLKH,而是由预下变频电路产生的CLKL驱动;接收通道与传统接收器中的接收通道结构完全一致,只是驱动时钟为CLKL。通过预下变频将1-5MHz左右的中频信号下变频到近似零中频,抽取并将GPS数字信号的采样频率降低,从而达到降低GPS跟踪功耗的目的。
  • 二级数字变频功耗gps接收机
  • [实用新型]时钟切换电路-CN200720036953.9无效
  • 杨军;刘新宁;金晶;凌明;时龙兴;陆生礼 - 东南大学
  • 2007-05-11 - 2008-03-12 - G06F1/08
  • 一种时钟切换电路,尤其是涉及一种无毛刺时钟切换电路。包括有数据选择器、级联的三级同步电路、延时电路和门控电路,数据选择器切换输入的时钟信号产生有毛刺的时钟信号,三级同步电路同步于数据选择器输出的时钟信号,第一级同步电路和第三级同步电路的输出信号在门控电路中进行异或,用于屏蔽时钟信号切换后产生的毛刺,延时电路使时钟信号延时,避免时钟信号边沿与同步电路输出的电平同时翻转,从而产生新的毛刺,本实用新型时钟切换电路用于具有多路时钟信号的系统中,实现时钟的无毛刺切换。
  • 时钟切换电路
  • [实用新型]水浴式灭菌装置-CN200720036046.4无效
  • 周建芳;刘新宁 - 张家港市华菱医疗设备制造有限公司
  • 2007-04-18 - 2008-03-05 - A61L2/04
  • 本实用新型公开了一种能缩短升温时间、提高成品率的水浴式灭菌装置,包括:设置有灭菌室的灭菌柜、换热器和控制装置,灭菌室的上部设置有喷淋器,灭菌室的底部为灭菌介质池,换热器中设置有灭菌介质通道和换热介质通道,灭菌介质通道的进口端通过引水管与循环泵相连通,循环泵又通过导水管与灭菌介质池相连通,灭菌介质池上设置有与控制装置电连接的感温器,灭菌介质通道的出口端通过回水管与灭菌介质池相连通,喷淋器通过输出管与喷淋泵相连通,喷淋泵又通过输入管与灭菌介质池相连通。该灭菌装置主要用于药品和保健品的灭菌处理。
  • 水浴灭菌装置
  • [发明专利]全球定位系统相关器电路-CN200710024877.4有效
  • 杨军;宋嘉吉;刘新宁;凌明;时龙兴 - 东南大学
  • 2007-07-06 - 2008-01-23 - G01S5/02
  • 本发明公开了一种全球定位系统相关器电路,包括:6位全加器、寄存器组、锁存器组和时钟产生电路,6位全加器与寄存器组连接,寄存器组与锁存器组连接,时钟产生电路的第一时钟信号作寄存器组的开关控制信号,时钟产生电路的第二时钟信号作寄存器组的复位信号和锁存器组的开关控制信号,在6位全加器与锁存器组之间设有14位计数器,14位计数器功能控制端C与6位全加器最高位进位信号端连接,14位计数器的14个输出端分别与锁存器组的第七至第二十输入端连接,时钟产生电路产生的第一时钟信号同时用作14位计数器的时钟信号,时钟产生电路产生的第二时钟信号经过延时单元延时后形成第三时钟信号,该第三时钟信号用作14位计数器的复位信号。
  • 全球定位系统相关器电路
  • [发明专利]时钟切换电路-CN200710022265.1有效
  • 杨军;刘新宁;金晶;凌明;时龙兴;陆生礼 - 东南大学
  • 2007-05-11 - 2007-11-28 - G06F1/08
  • 一种时钟切换电路,尤其是涉及一种无毛刺时钟切换电路。包括有数据选择器、级联的三级同步电路、延时电路和门控电路,数据选择器切换输入的时钟信号产生有毛刺的时钟信号,三级同步电路同步于数据选择器输出的时钟信号,第一级同步电路和第三级同步电路的输出信号在门控电路中进行异或,用于屏蔽时钟信号切换后产生的毛刺,延时电路使时钟信号延时,避免时钟信号边沿与同步电路输出的电平同时翻转,从而产生新的毛刺,本发明时钟切换电路用于具有多路时钟信号的系统中,实现时钟的无毛刺切换。
  • 时钟切换电路
  • [发明专利]一种芯片数据输出信号的保护方法及其电路-CN200710022962.7无效
  • 刘新宁;朱炜;杨军;王学香;陆生礼;时龙兴 - 东南大学
  • 2007-05-25 - 2007-10-17 - G06F21/02
  • 一种芯片数据输出信号的保护方法及其电路。涉及嵌入式芯片接口,尤其涉及芯片接口数据输出信号的保护方法和电路。芯片内部的数据输出信号经选通电路由芯片的输出接口的引脚线输出。在系统设计调试阶段,控制逻辑电路中的延时电路在芯片内部复位信号作用下,产生延时信号作用于选通电路,禁止输出数据信号,控制逻辑电路中的控制输出寄存器输出缺省值,延时信号之后,允许选通电路输出数据信号。芯片正常工作阶段,控制逻辑电路中的控制输出寄存器接受芯片内部CPU的写入数据指令,在延时信号有效期内,写入数据指令通过CPU端口对控制输出寄存器置数,禁止选通电路输出数据信号。该保护方法及电路结构简单,无特殊工艺要求,可以防止芯片代码外泄。
  • 一种芯片数据输出信号保护方法及其电路
  • [发明专利]嵌入式微处理器的存储子系统内存自动布局方法-CN200710022370.5有效
  • 王学香;凌明;杨军;刘新宁;陆生礼 - 东南大学
  • 2007-05-15 - 2007-10-10 - G06F9/445
  • 嵌入式微处理器的存储子系统内存自动布局方法是一种应用于系统芯片设计中的嵌入式微处理器的存储子系统内存自动布局方法,其步骤如下:将外部ARMCC工具链生成的二进制目标程序放入片外同步动态随机存储器中运行,得到运行过程中嵌入式微处理器的访问记录;根据链接信息和前一步骤生成的访问记录,把所述的二进制目标程序划分成一系列数据节点和指令节点,并生成表示节点间优先级关系的关系矩阵;按照优先级高低选择放入片上静态随机存储器上运行的节点,得到选中节点列表;根据所述的选中节点列表,得到新的二进制目标程序;将新的二进制目标程序中和所述选中节点列表中的节点对应的部分放入片上静态随机存储器中运行。
  • 嵌入式微处理器存储子系统内存自动布局方法
  • [发明专利]水浴式灭菌装置-CN200710021506.0有效
  • 周建芳;刘新宁 - 张家港市华菱医疗设备制造有限公司
  • 2007-04-18 - 2007-09-19 - A61L2/04
  • 本发明公开了一种能缩短升温时间、提高成品率的水浴式灭菌装置,包括:设置有灭菌室的灭菌柜、换热器和控制装置,灭菌室的上部设置有喷淋器,灭菌室的底部为灭菌介质池,换热器中设置有灭菌介质通道和换热介质通道,灭菌介质通道的进口端通过引水管与循环泵相连通,循环泵又通过导水管与灭菌介质池相连通,灭菌介质池上设置有与控制装置电连接的感温器,灭菌介质通道的出口端通过回水管与灭菌介质池相连通,喷淋器通过输出管与喷淋泵相连通,喷淋泵又通过输入管与灭菌介质池相连通。该灭菌装置主要用于药品和保健品的灭菌处理。
  • 水浴灭菌装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top