专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果19个,建议您升级VIP下载更多相关专利
  • [发明专利]数字PLL电路、半导体集成电路、显示装置-CN200980159761.9无效
  • 毛利浩喜;冈本好史;濑上史明 - 松下电器产业株式会社
  • 2009-11-02 - 2012-05-16 - H03L7/085
  • 本发明提供一种数字PLL电路、半导体集成电路、显示装置。相位比较电路(111)对基准时钟(CKR1)和振荡时钟(CKV1)各自的过渡次数进行计数,并将基准时钟的过渡次数达到基准计数值(RR1)为止的期间设定为相位比较期间,并且将目标计数值(C103)与相位比较期间内的振荡时钟的过渡次数(振荡计数值(C102))之差作为相位误差值(PP1)来检测,其中,目标计数值(C103)是根据期望的振荡频率相对基准时钟(CKR1)的频率的倍率值(DD1)、和基准计数值(RR1)而得到的值。平滑化电路(12)对相位误差值(PP1)进行平滑化。数字控制振荡电路(13)根据由平滑化电路进行平滑化之后的相位误差值,控制振荡时钟(CKV1)的频率。
  • 数字pll电路半导体集成电路显示装置
  • [发明专利]数字PLL电路及通信装置-CN200980141717.5无效
  • 濑上史明;冈本好史 - 松下电器产业株式会社
  • 2009-03-13 - 2011-09-14 - H03L7/087
  • 本发明提供一种数字PLL电路及通信装置。在输出具有以频率控制字(频率比率)对参考信号的频率进行了规定倍率后的频率的时钟信号的数字PLL电路中,RPA电路(101)逐次对具有小数成分的频率控制字(FCW)进行加法运算。该RPA电路(101)的输出被输入到微小相位误差生成器(107)。在该相位误差生成器(107)中,基于所述频率控制字(FCW)的逐次加法运算值的小数部,生成参考信号(REF)的实际的振幅值附近的多个阈值,并基于这些阈值,计算出所述参考信号(REF)的振幅值以及与该振幅值对应的参考信号REF的相位误差,从而计算出参考信号(REF)与输出时钟(CKV1)之间的微小相位误差。因此,即使在频率控制字包含小数成分的情况下,也能够以小面积、低功耗计算并修正参考信号与输出时钟之间的残留微小相位误差。
  • 数字pll电路通信装置
  • [发明专利]处理器-CN200710141073.2无效
  • 九郎丸俊一;冈本好史;道山淳儿 - 松下电器产业株式会社
  • 1998-06-05 - 2008-01-09 - G06F7/76
  • 本发明公开一种运算装置,具有将从外部输入的数字数据作为P位的数字数据进行存储的输入寄存器101、存储Q位的数字数据的输出寄存器107和将从输入寄存器101输出的P位的数字数据102作为第1输入数据、将从输出寄存器输出的Q位的数字数据103作为第2输入数据并根据从外部输入的控制数据104从第1输入数据102的位和第2输入数据103的位中选择应输出其值的位从而将由该选择的位的值构成的Q位的数字数据106向输出寄存器107输出的输出位选择单元105,该运算装置用于图象处理系统,适合于高速地进行代码的多路化处理或分离处理。
  • 处理器
  • [发明专利]滤波器调整电路-CN200580041473.5无效
  • 冈本好史;森江隆史;道正志郎;藤山博邦 - 松下电器产业株式会社
  • 2005-09-02 - 2007-11-07 - H03H11/04
  • 在Gm-C滤波器等模拟滤波电路的滤波器调整电路中,将来自参照信号生成电路(1)的输入信号IS输入到Gm-C滤波器(2),在经过滤波处理后由转换电路(3)转换为2值信号。由转换电路(4)将来自参照信号生成电路(1)的参照信号RS转换为2值信号。各转换后的两信号按时序保持在保持电路(5)。定时生成电路(6)根据来自保持电路(5)的参照时序信号ref生成更新定时信号en。控制信号生成电路(7)根据来自保持电路(5)的参照时序信号ref和滤波器输出时序信号tgt生成控制信号CS。该控制信号CS根据上述更新定时信号en而被输入到Gm-C滤波器(2),Gm-C滤波器(2)中的增益得到调整。因此,能够用简易的电路结构高精度地调整Gm-C滤波器(2)的响应特性偏差。
  • 滤波器调整电路
  • [发明专利]滤波器系数调整电路-CN200480031627.8无效
  • 冈本好史;中平博幸 - 松下电器产业株式会社
  • 2004-11-09 - 2006-12-06 - G11B20/10
  • 本发明的滤波器系数调整电路包括这样的系数调整电路(2),它通过对进行再生信号均衡的FIR滤波器(1)的中心抽头左侧的均衡系数的初始值进行n倍加权,对其右侧的均衡系数的初始值进行(2-n)倍加权来调整均衡系数,是进行再生信号均衡性能检测的均衡性能检测单元,例如确定令用于检测再生信号与时钟之间的抖动的抖动检测器(5)的输出为最优的权重n的值。通过本发明的滤波器系数调整电路与以往的群延迟校正电路比较,可简化控制方法,且不需增设电路,即可根据再生信号的特性来谋求再生信号的群延迟的最优化,还可谋求再生性能的提高。
  • 滤波器系数调整电路
  • [发明专利]相位误差检测电路及同步时钟抽出电路-CN200480012024.3无效
  • 河边章;冈本好史 - 松下电器产业株式会社
  • 2004-06-11 - 2006-06-07 - G11B20/14
  • 在使用于抽出与再生数据同步的时钟的同步时钟抽出电路的相位误差检测电路中,交叉基准值生成部(72),将由相位误差算出部(71)算出的上升相位误差数据(S3)作为上升交叉基准值(S5)输入给上升交叉检测部(70a),同样将算出下降相位误差数据(S4)作为下降交叉基准值(S6)输出给下降交叉检测部(70b)。两交叉检测部(70a、70b),各自算出样品点的再生数据值和上述输入的交叉基准值(交叉偏差值)(S5、S6)的差值,当连续的样品点的两个差值一方为负而另一方为正的情况下,输出上升及下降交叉检测信号。因此,俘获波段被扩大。
  • 相位误差检测电路同步时钟抽出
  • [发明专利]再生信号处理设备和光盘设备-CN200410102396.7无效
  • 小仓洋一;高桥利彦;相田和俊;冈本好史 - 松下电器产业株式会社
  • 2004-06-18 - 2005-05-25 - G11B20/10
  • 本发明提供再生信号处理设备和光盘设备。本发明要做到提高PLL同步引入速度,生成A/D转换光盘媒体再生信号之际使用的信道比特时钟,同时获得用PRML信号处理方式的二值化输出和用除此外方式的二值化输出。生成模拟/数字转换器(5)的取样时钟使光盘媒体(1)的再生信号数字化之际,使用由PLL100发生的过采样时钟(12)。并且,按照该过采样时钟(12),用动作周期变换装置(9)使A/D转换后的再生数字信号(6)的过零位置信息和基准信息转换为和信道比特时钟(14)同步的信号,供给PRML信号处理装置(17)和电平判别二值化装置(18)。
  • 再生信号处理设备光盘

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top