专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果12个,建议您升级VIP下载更多相关专利
  • [发明专利]用于存储系统接口电路的信号处理方法和装置-CN202210352338.8在审
  • 祖秋艳;孙春来;王武广;严钢;王勇 - 澜起电子科技(昆山)有限公司
  • 2022-04-04 - 2023-10-24 - G11C7/10
  • 本申请涉及用于存储系统接口电路的信号处理方法,所述信号处理方法包括:对接收信号进行预处理,以得到输入信号;从所述输入信号中去除加权反馈信号以得到输出信号,其中所述加权反馈信号是通过反馈路径中的有限长单位冲激响应FIR滤波器提供的;基于预定基准信号对所述输出信号进行判决以生成数字输出信号;经由所述FIR滤波器的滤波系数矩阵对所述数字输出信号进行加权,以得到加权反馈信号;将所述输出信号与参考信号进行比较以产生误差信号;以及根据所述数字输出信号与所述误差信号之间的相关性来确定所述FIR滤波器的滤波系数矩阵的一组优化滤波系数以及所述参考信号,以最小化由所述信号接收链路的传输特性引入所述接收信号中的码间串扰。
  • 用于存储系统接口电路信号处理方法装置
  • [发明专利]用于存储系统接口电路的信号处理方法和装置-CN202210352335.4在审
  • 祖秋艳;孙春来;严钢;王勇;王武广 - 澜起电子科技(昆山)有限公司
  • 2022-04-04 - 2023-10-24 - G11C7/24
  • 本申请涉及用于存储系统接口电路的信号处理方法,包括:对接收信号进行预处理,以得到输入信号;从输入信号中去除加权反馈信号以得到输出信号;基于预定基准信号对输出信号进行判决以生成数字输出信号;生成串扰链路相关的干扰数字输出信号;经由所述FIR滤波器的滤波系数矩阵对所述干扰数字输出信号进行加权,以得到加权反馈信号;将所述输出信号与参考信号进行比较以产生误差信号;以及根据所述干扰数字输出信号与所述误差信号之间的相关性来确定所述FIR滤波器的滤波系数矩阵的一组优化滤波系数,以及根据所述数字输出信号与所述误差信号之间的相关性来确定所述参考信号,以至少部分地减小由所述串扰链路的传输特性引入所述接收信号中的码间干扰。
  • 用于存储系统接口电路信号处理方法装置
  • [发明专利]一种信息防篡改系统及方法-CN201911347188.6有效
  • 张雄;史刚 - 澜起电子科技(昆山)有限公司
  • 2019-12-24 - 2023-09-26 - G11C7/10
  • 本发明提供一种信息防篡改系统及方法,所述系统包括存储模块、写模块、第一读模块和第二读模块;所述写模块通过第一OTP开关与所述存储模块连接,用于将源信息写入所述存储模块;所述第一读模块通过第二OTP开关与所述存储模块连接,用于读出所述存储模块中的写入信息,并在确认所述写入信息准确无误后断开所述第一OTP开关及第二OTP开关;所述第二读模块通过第三OTP开关与所述存储模块连接,用于在所述第三OTP开关闭合后读出所述存储模块中的存储信息;所述第一OTP开关、所述第二OTP开关和所述第三OTP开关仅能够单次执行闭合操作或断开操作。本发明的信息防篡改系统及方法通过采用OTP开关来控制信息的有限次数的写入和读出,有效避免了信息的窃取和篡改。
  • 一种信息篡改系统方法
  • [发明专利]封装芯片电学性能的测试方法-CN202010306983.7有效
  • 梅萌;史刚;王培春;李广峰 - 澜起电子科技(昆山)有限公司
  • 2020-04-17 - 2023-07-18 - H01L21/66
  • 本申请公开了一种封装芯片电学性能测试结构的制作方法、封装芯片电学性能的测试方法,包括:提供第一晶圆和第二晶圆;分别在所述第一晶圆和所述第二晶圆上形成顶层金属层;分别在所述第一晶圆和所述第二晶圆的部分所述顶层金属层上形成凸块;去除所述第一晶圆中位于所述凸块下方之外的顶层金属层,完全保留所述第二晶圆中的顶层金属层;分别封装所述第一晶圆和所述第二晶圆形成第一颗粒和第二颗粒,将所述第二颗粒设置于基板上,所述凸块与所述基板连接,所述基板相对于所述第二颗粒的另一侧设置有用于测试的导电结构;采用探针与所述导电结构接触,测试所述第二颗粒的电学性能,所述第二颗粒的电学性能作为所述第一颗粒电学性能的参考。
  • 封装芯片电学性能测试方法
  • [发明专利]一种利用神经网络处理数据的方法-CN202111529247.9在审
  • 张恂;胡胜新 - 澜起电子科技(昆山)有限公司
  • 2021-12-14 - 2023-06-16 - G06N3/0464
  • 本申请涉及一种利用神经网络处理数据的方法。所述神经网络包括至少一个层;对于所述至少一个层中的一个或多个层,所述方法包括:确定所述层包括的多组算子,其中每组算子具有对应的一组处理参数并且被分配了具有预定大小的存储器资源;基于每组算子对应的一组处理参数以及其被分配的存储器资源,确定每组算子每批次能够处理的最大数据量;将每组算子对应的一组处理参数分别载入存储器中;以及根据所述多组算子每批次能够处理的最大数据量用所述多组算子对所述层接收的输入数据进行处理。
  • 一种利用神经网络处理数据方法
  • [发明专利]时钟驱动器及包括其的存储设备-CN202210483695.8在审
  • 蒋逸波;尤立中;克里斯托弗·考克斯;金立之 - 澜起电子科技(昆山)有限公司
  • 2022-05-05 - 2023-03-31 - G11C16/32
  • 本申请涉及一种时钟驱动器。时钟驱动器包括:时钟检测器,所述时钟检测器用于接收预定时钟协议的多对输入时钟信号,并用于生成指示所述预定时钟协议的协议标识符;锁相环模块,所述锁相环模块被耦接为接收所述多对输入时钟信号中的至少一对输入时钟信号,并根据所接收的所述至少一对输入时钟信号产生至少一对参考时钟信号;多个多路复用器被耦接到所述时钟检测器和所述锁相环模块。每个多路复用器用于接收多对输入时钟信号中的一对输入时钟信号和所述至少一对参考时钟信号中的一对参考时钟信号,并根据所述协议标识符,选择性地输出所述一对输入时钟信号或所述一对参考时钟信号以驱动一组存储器芯片。
  • 时钟驱动器包括存储设备
  • [发明专利]延迟装置及传输延迟的控制方法-CN202110726686.2在审
  • 许文林;江立新 - 澜起电子科技(昆山)有限公司
  • 2021-06-29 - 2022-12-30 - H03K5/134
  • 本发明提供一种延迟装置及传输延迟的控制方法,具有温度补偿的能力。延迟装置包括第一电流源、第二电流源、第一电阻以及延迟调整电路。第一电流源用以提供具有常温度系数的第一电流。第二电流源与所述第一电流源并联,用以提供具有负温度系数的第二电流。第一电阻的第一端耦接第一电流源以及第二电流源。第一电阻的第二端耦接至参考接地端。第一电阻根据第一电流以及第二电流在第一电阻的第一端上产生控制电压。延迟调整电路耦接传输线。延迟调整电路根据控制电压决定传输线的信号传输延迟。
  • 延迟装置传输控制方法
  • [发明专利]虚拟机热迁移的方法及其装置-CN202110204159.5在审
  • 蔡雨;张春晖 - 澜起电子科技(昆山)有限公司
  • 2021-02-23 - 2022-08-30 - G06F9/455
  • 本申请涉及计算机技术领域,提供一种虚拟机热迁移的方法及其装置,在一个实施例中,该方法包括:在目的主机上的虚拟机中执行所述目的主机不具有而源主机具有的指令集的指令时触发异常;所述系统虚拟化模块捕获所述异常并解析所述异常的中断上下文;根据所述中断上下文的指令地址信息获取所述指令的数据并进行解码;基于所述目的主机的指令集模拟所述指令的执行过程。本申请可以在保留更高指令集能力的前提下,实现跨代处理器的虚拟机的热迁移。
  • 虚拟机迁移方法及其装置
  • [发明专利]开关电流源电路及开关电流源快速建立方法-CN202010270340.1有效
  • 印健;江立新;俞惠 - 澜起电子科技(昆山)有限公司
  • 2020-04-08 - 2022-07-12 - H02M3/156
  • 本发明提供一种开关电流源电路及开关电流源快速建立方法,包括并联连接于负载一端的第一、第二开关电流源支路;开关使能信号切换时,第一、第二开关电流源支路由于电荷耦合分别导致偏置电压产生与开关使能信号跳变方向相同及相反的抖动;两次抖动相互抵消使电流源偏置电压在开关切换时快速恢复。或包括串联连接负载一端的开关电流源支路;开关使能信号切换时,开关电流源支路中第一、第二偏置节点分别发生与开关使能信号的跳变方向相同及相反的抖动;两次抖动相互抵消,电流源偏置电压在开关切换时快速恢复。本发明通过电荷的耦合加速电流的建立,并且能够同时减少去耦电容,以进一步减小电路面积,降低成本。
  • 开关电流电路快速建立方法
  • [发明专利]驱动输出电路、芯片及驱动输出方法-CN202011551720.9有效
  • 胡宗杰;顾宇非;陈磊 - 澜起电子科技(昆山)有限公司
  • 2020-12-24 - 2022-03-18 - H03K19/0185
  • 本发明提供一种驱动输出电路、芯片及驱动输出方法,所述驱动输出电路包括:计时模块,用于输出计时信号;自举模块,用于根据所述输入信号生成第一导通电压;电荷泵模块,用于根据所述计时信号生成第二导通电压;驱动模块,包括驱动上管以及与所述驱动上管连接的驱动下管,且所述驱动上管与所述驱动下管的连接点为信号输出端;所述第一导通电压和所述第二导通电压均用于使所述驱动上管和/或所述驱动下管导通,以使得所述信号输出端输出所述输出信号。本发明提供了一种动态混合驱动输出电路,并且可以同时兼顾栅氧可靠性和失电防漏电功能。
  • 驱动输出电路芯片方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top