专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果6个,建议您升级VIP下载更多相关专利
  • [发明专利]放大电路和包括该放大电路的无线通信装置-CN201210361036.3有效
  • 村上忠正 - 三星电机株式会社
  • 2012-09-21 - 2013-06-05 - H03F1/26
  • 本发明公开了一种放大电路和包括该放大电路的无线通信装置,该放大电路包括:输入晶体管,具有连接至信号输入端子的栅电极、连接至电源端子的漏电极以及连接至接地端子的源电极,信号输入端子用于输入在其中接收到的无线信号;第一开关,被安装在该信号输入端子和该输入晶体管的栅电极之间;第二开关,被安装在该电源端子和该输入晶体管的漏电极之间,其中,该输入晶体管具有施加至其栅电极的预定偏置电压,以当将预定的偏置电压施加到该输入晶体管的该栅电极时,在该无线信号的接收期间同时使第一开关和第二开关导通,而在该无线信号的发送期间,同时使第一开关和第二开关截止。
  • 放大电路包括无线通信装置
  • [发明专利]CMOS 集成电路和放大电路-CN201210357208.X有效
  • 村上忠正 - 三星电机株式会社
  • 2012-09-21 - 2013-06-05 - H03K19/0948
  • 本文提供了一种能够在LNA电路形成于SOI基板上或采用体CMOS工艺形成LNA电路的情况下,避免NF特性的劣化并且实现高线性度的CMOS集成电路和放大电路。该CMOS集成电路包括:场效应晶体管,具有连接至信号输入端子的栅电极、连接至电源端子的漏电极以及连接至接地端子的源电极,其中,场效应晶体管形成于SOI基板上,且体电位和低于源电位的电位之间的连接是通过电阻元件形成的。通过采用这种CMOS集成电路可避免NF特性劣化并实现高线性度。
  • cmos集成电路放大电路
  • [发明专利]放大器电路-CN201210360874.9有效
  • 村上忠正 - 三星电机株式会社
  • 2012-09-21 - 2013-06-05 - H03F1/26
  • 本发明涉及一种放大器电路。根据本发明的实施方式可以将过输入信号限制在可调节的上限电压和下限电压之间的范围内,而同时抑制噪声指数的劣化。放大器电路包括输入晶体管;电阻元件,具有连接至输入晶体管的栅极的第一端子和连接至偏压的第二端子;以及保护电路,连接至输入晶体管的栅极并将向输入晶体管的栅极的输入限制在基于偏压可调节的上限电压和下限电压之间的范围内。
  • 放大器电路
  • [发明专利]CMOS 集成电路和放大电路-CN201210355247.6无效
  • 村上忠正 - 三星电机株式会社
  • 2012-09-21 - 2013-06-05 - H03K19/0948
  • 本发明提供了一种CMOS集成电路和放大电路。该CMOS集成电路在输入晶体管具有梳状结构的同时,能抑制栅极电阻并防止噪声系数(NF)增加。该晶体管包括:栅电极,其从栅极布线延伸出以形成梳状,并从输入端接收输入信号;源电极,其从面向栅极布线的源极布线延伸出以形成梳状,并连接至接地端,源电极的梳齿插入在栅电极的梳齿之间的每隔一个的空间中;漏电极,其从面向栅极布线的漏极布线延伸出以形成梳状,漏电极的梳齿插入在栅电极的梳齿之间的每隔一个的源电极的梳齿不存在的空间中,其中,栅电极与源电极或漏电极之间的重叠区域不存在。
  • cmos集成电路放大电路
  • [发明专利]数字信号接收电路-CN200510108535.1无效
  • 水永直;村上忠正 - 冲电气工业株式会社
  • 2005-09-30 - 2006-09-13 - H04L25/06
  • 提供即使解调信号中产生直流电位偏置,也可正确重现基带信号的数字信号接收电路。通过延迟峰值检测部13,在比峰值检测部11迟的定时,检测输入信号IN的峰值电平,在峰值差分检测部15检测延迟峰值电平DPL与峰值电平PL的峰值差PLD。复位部17中,当峰值电平PL与底部电平BL的电平差超过输入信号IN的振幅对应的规定值,且峰值差PLD超过允许峰值差PLM时,输出针对底部检测部12的复位信号BRS。从而,底部检测部12输出的底部电平BL,替换成基于最新的输入信号IN的底部电平。
  • 数字信号接收电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top