|
钻瓜专利网为您找到相关结果 52个,建议您 升级VIP下载更多相关专利
- [实用新型]上电复位电路-CN201320565018.7有效
-
胡钢;邱昆
-
成都成电光信科技有限责任公司
-
2013-09-12
-
2014-04-09
-
H03K17/22
- 本实用新型公开了一种电开关技术领域的上电复位电路,包括充电延迟模块、第一电容C1、第二PMOS管MP2、第三电阻R3、电源VCC、电压输出模块,充电延迟模块的两端连接电源VCC和地信号GND,充电延迟模块的输出端连接第二PMOS管MP2的控制端,电源VCC连接第二PMOS管MP2的源极,第二PMOS管MP2的漏极连接第一电容C1、第一电容C1的另一端连接地信号GND,第二PMOS管MP2的漏极和第一电容器C1连接的节点连接电压输出模块的输入端,第一电容器C1和第三电阻R3并联。它最终实现安全、可靠的对芯片提供上电复位作业。
- 复位电路
- [实用新型]异步时钟选择电路-CN201320565159.9有效
-
胡钢;邱昆
-
成都成电光信科技有限责任公司
-
2013-09-12
-
2014-03-12
-
H03K5/01
- 实用新型公开了一种选择电路技术领域的异步时钟选择电路,包括触发器F1、触发器F2、与门A1、与门A2、与门A3、与门A4、与门A5、时钟A、时钟B,与门A5的输出端连接触发器F2的触发端D2,触发器F2的正输出端Q2连接与门A4和与门A3的输入端,时钟A信号输出端连接触发器F1的时钟信号端和与门A2的输入端;与门A4的输出端连接触发器F1的触发端D1,触发器F1的正输出端Q1连接与门A5和与门A2的输入端,时钟B的信号输出端连接触发器F2的时钟信号端和与门A3的输入端;与门A2和与门A2的输出端均连接与门A2的输入端。它能为其他电路提供稳定、可靠、没有毛刺的时钟信号。
- 异步时钟选择电路
- [实用新型]可配置FPGA的光纤通道数据接口卡-CN201320564705.7有效
-
胡钢;邱昆
-
成都成电光信科技有限责任公司
-
2013-09-12
-
2014-02-12
-
H04B10/25
- 本实用新型公开了一种光纤通信传输技术领域的可配置FPGA的光纤通道数据接口卡,它包括第一参考时钟芯片、第二参考时钟芯片,还包括中央处理器、光收发器、PCI-Express接口、FPGA现场可编程门阵列,第一参考时钟芯片、第二参考时钟芯片均与中央处理器连接,中央处理器、PCI-Express接口、光收发器均与FPGA现场可编程门阵列连接;FPGA现场可编程门阵列包括FC数据处理器、数据缓存、PCI-Express处理器、工作状态寄存器组,FC数据处理器、数据缓存和PCI-Express处理器均与工作状态寄存器组连接,FC数据处理器连接数据缓存,数据缓存连接PCI-Express处理器。它可以实现Gbs级的数据传输,实现高精度、实时大数据采集,实现光纤网络的监控和仿真作业。
- 配置fpga光纤通道数据接口卡
|