专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果17个,建议您升级VIP下载更多相关专利
  • [发明专利]应用于光通信的可配置激光驱动器均衡位置的均衡电路-CN202110885869.9有效
  • 王涛;王炯明;王珲;王颖;韩君 - 上海橙科微电子科技有限公司
  • 2021-08-03 - 2023-10-24 - H04L25/03
  • 本发明提供了一种应用于光通信的可配置激光驱动器均衡位置的均衡电路,包括激光驱动器本体,激光驱动器本体包括固定时延均衡器、可配置时延均衡器和均衡数据重置模块,固定时延均衡器和可配置时延均衡器上均包括并串转换器,均衡数据重置模块接收并行数据,并行数据根据相应的均衡位置由寄存器通过选通器选通得到,均衡数据重置模块输出多组并行数据到固定时延均衡器和可配置时延均衡器的并串转换器中,并串转换器将并行的低速数据转换成串行高速数据输出。本发明通过在低速并行数据上做时延并用寄存器选通的方式实现灵活配置均衡器的均衡位置,由于配置均衡器均衡位置是在低速并行电路中实现,可以很好的满足时序要求的同时实现低功耗。
  • 应用于光通信配置激光驱动器均衡位置电路
  • [发明专利]持续监测高速信号有无的系统-CN202111199198.7有效
  • 陈镇;王炯明;李奇;韩君 - 上海橙科微电子科技有限公司
  • 2021-10-14 - 2023-10-24 - H04B17/309
  • 本发明提供了一种持续监测高速信号有无的系统,涉及高速信号监测技术领域,该方法包括:主控单元、高速信号采集单元、信号离散度计算单元以及滤波及判决单元;主控单元:控制高速信号采集单元的数据采样和导出,以及控制信号离散度计算单元和滤波及判决单元的数值计算;高速信号采集单元:包括高速SAR(逐次逼近寄存器型)ADC(模数转换器)采样以及数据导出电路;信号离散度计算单元:计算所述高速SAR ADC采样点数据的均值及平均差;滤波及判决单元:包括根据迟滞门限判断信号有无、无信号持续周期数累计,以及信号有无判决结果输出。本发明能够降低对MCU(微控制单元)及对应电路的资源需求,并缩短信号有无的判决时间,降低信号有无的误判率。
  • 持续监测高速信号有无系统
  • [发明专利]应用于数据传输系统中消除信道反射的系统及方法-CN202111076300.4有效
  • 王涛;王珲;王炯明;韩君 - 上海橙科微电子科技有限公司
  • 2021-09-14 - 2023-09-26 - H04L25/12
  • 本发明提供了一种应用于数据传输系统中消除信道反射的系统及方法,包括发射端、多个信道和终端;所述发射端与信道相连接,所述信道与终端相连接;所述发射端发出信号经过信道,到达终端;在发射端增加信道反射预失真滤波器,发射的信号经过反射预失真滤波器,产生与信道反射失真极性相反,幅值和反射时延相同的信道响应,叠加到发射端的输出端,消除信道反射,得到良好的输出眼图。本发明通过在通信系统的发射器中设计信道反射预失真滤波器,产生与信道反射失真相反的预失真信号,叠加到发射器的输出端,抵消信道阻抗不匹配带来的反射失真,获得良好的发射端眼图,提高了通信系统的系统裕度。
  • 应用于数据传输系统消除信道反射方法
  • [发明专利]数据通信中不同速率的检测方法及系统-CN202111470279.6有效
  • 王珲;王炯明 - 上海橙科微电子科技有限公司
  • 2021-12-03 - 2023-09-22 - H04L25/02
  • 本发明提供了一种数据通信中不同速率的检测方法及系统,所述方法包括如下步骤:步骤S1:接收端识别接收数据的速率,并将接收端模式切换到对应的速率;步骤S2:对接收数据进行采样和比较,得到采样数据;步骤S3:搜索匹配目标码型,码型匹配统计频率控制;步骤S4:对频率控制进行时钟采样,得到时钟信号。本发明通过对采样数据进行特定目标码型匹配、统计的算法,解决了数据传输中接收端检测接收数据速率的问题;可以在接收端锁定接收数据后进行检测,也可以在接收端未锁定接收数据时进行检测。
  • 数据通信不同速率检测方法系统
  • [发明专利]信道质量检测方法及系统-CN202111470785.5有效
  • 王珲;王炯明 - 上海橙科微电子科技有限公司
  • 2021-12-03 - 2023-05-23 - H04B10/071
  • 本发明提供了一种信道质量检测方法及系统,包括:步骤S1:发射端发送预设的周期性伪随机码序列;步骤S2:在接收端集成同样的伪随机码发生器,产生相同序列的伪随机码;步骤S3:接收端接收的信号包括传输信号和反射信号,并进行信号采样;步骤S4:接收端将采样信号和相同序列的伪随机码做相关性计算,确定信号不连续点或反射点相对于主信号的时间延迟和能量大小;步骤S5:根据主信号的时间延迟和能量大小,计算出信号不连续点或反射点的物理距离和对信号造成影响的大小。
  • 信道质量检测方法系统
  • [发明专利]光电器件与信道的测量方法及系统、装置、介质-CN202110335135.3有效
  • 王珲;王炯明 - 上海橙科微电子科技有限公司
  • 2021-03-29 - 2023-02-28 - G01D18/00
  • 本发明提供了一种步骤S1:配置周期性激励源发送周期性激励信号A;步骤S2:在周期性激励信号A的输出点用采样设备AA采集输出信号A+NA,并进行多个周期的平均,过滤噪声;步骤S3:将采集到的输出信号A+NA作为输入接到待测器件或者信道H;步骤S4:在待测器件或者信道H的输出点用采样设备BB采集输出信号B+NB,并进行多个周期的平均值计算,过滤噪声;步骤S5:将采样设备AA和采样设备BB的采样结果传送给分析软件C,计算待测器件或信道H的传递函数。本发明通过对待测器件或通道的输入/输出采样信号的相关计算,解决了光信号到电信号或电信号到光信号或光信号到光信号之间器件或者信道传输函数无法方便实际测量的问题。
  • 光电器件信道测量方法系统装置介质
  • [发明专利]周期信号的测量系统及方法-CN202211147626.6在审
  • 蔡恒松;王炯明;韩君 - 上海橙科微电子科技有限公司
  • 2022-09-19 - 2023-01-03 - H04Q11/00
  • 本发明提供了一种周期信号的测量方法及系统,包括:步骤S1:将周期为T1的被测信号传输至PAM4芯片,并将同步时钟输入至PLL1,同步时钟的周期为nT1;步骤S2:基于同步时钟设置PLL1和PLL2,使PLL2输出高精度采样触发时钟;步骤S3:PAM4芯片内置的模拟单元对被测信号预处理,然后传输给ADC,ADC根据采样触发时钟将经过预处理的被测信号转换成数字信号并存储在FIFO内存空间;步骤S4:MCU将FIFO内存空间中的采样数据传输至PC机,PC机经过数字处理计算待测信号的测试指标;步骤S5:PC机将采样数据进行重构恢复出待测信号;步骤S6:将恢复的待测信号以及计算出的待测信号的测试指标通过显示屏显示。
  • 周期信号测量系统方法
  • [发明专利]用于脉冲振幅调制的混合信号处理的方法、系统和装置-CN202080005358.7有效
  • M·Q·勒;J·A·卡萨诺瓦 - 上海橙科微电子科技有限公司
  • 2020-08-03 - 2022-05-27 - H04L27/01
  • 一种实现混合信号处理的方法,包括下列步骤:在接收器前端接收模拟信号;使用接收器前端内部的多个采样电路对所接收的模拟信号进行采样并存储模拟采样信号。然后,使用交织前馈均衡器(FFE)处理多个模拟采样信号,以提供与采样电路中的每一个相对应的FFE交织采样信号值。然后,在交织的判决反馈均衡器(DFE)处处理模拟采样信号,以获得DFE交织采样信号值;将FFE交织采样信号值中的每一个与来自DFE交织采样信号值中的一个的输出相加,以提供均衡器输出信号值;以及数字化均衡器输出信号值以提供相应于均衡器输出信号值中的每一个的数字数据比特。还公开了该方法作为一种混合通信系统、片上系统以及计算机可读存储器的实施方式。
  • 用于脉冲振幅调制混合信号处理方法系统装置
  • [发明专利]FEC编码模块、方法以及FEC解码模块、方法-CN202110995931.X在审
  • 黄于;李奇;王珲;杨金华;汪丹 - 上海橙科微电子科技有限公司
  • 2021-08-27 - 2021-11-30 - H04L1/00
  • 本发明提供了一种FEC编码模块、方法以及FEC解码模块、方法,包括第一解扰码器模块、转码编码器、第一扰频器、多路复用器、RS编码器以及第二扰频器,第一解扰码器模块用于选择是否对66位宽的数据进行解扰;转码编码器将66位宽的输入数据重新编码转换为257位宽的数据,并能够选择是否在模块内对数据进行加扰;第一扰频器能够选择是否对257位宽的数据进行加扰;多路复用器用于选择数据源;RS编码器用于对输入数据进行编码;第二扰频器用于选择是否对64位宽的数据进行加扰。本发明通过多种满足标准协议的子模块的组合连接,构成了一种支持多种数据编码传输及纠错的电路结构。能够满足以太网数据传输过程中各种要求,实用性强。
  • fec编码模块方法以及解码
  • [发明专利]具有低ISI的高速DC偏移预驱动器-CN202110435598.7在审
  • K·V·阿卜杜勒海林;M·Q·勒 - 上海橙科微电子科技有限公司
  • 2021-04-22 - 2021-10-22 - H03K17/687
  • 一种DC偏移预驱动器,其具有:被配置用于耦合到串行数据流的输入端口、具有反馈节点和输出端口的反相输出放大器以及被AC耦合在输入端口和反馈节点之间的电容器,其中输出端口被配置用于耦合到在高速DAC或TX驱动器的输入端处的晶体管。具有类似于反向输出放大器的结构但驱动强度比反向输出放大器小的弱反馈反相器被耦合在输出端口和反馈节点之间,以充当正反馈锁存器。对于从10GS/s到28GS/s或更高的数据速率,预驱动器提供高达3V的具有高可靠性和最小符号间干扰的DC偏移。预驱动器可以提供在M位系统中被实现为预驱动器阵列的多个输入端口,并且输出放大器可以由N级组成。
  • 具有isi高速dc偏移驱动器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top