[发明专利]一种改善数字复用系统抖动性能的方法无效
| 申请号: | 96113126.8 | 申请日: | 1996-09-25 |
| 公开(公告)号: | CN1057883C | 公开(公告)日: | 2000-10-25 |
| 发明(设计)人: | 陈俊壁;毕兆强 | 申请(专利权)人: | 石家庄开发区科赛集成电路设计公司 |
| 主分类号: | H04J3/06 | 分类号: | H04J3/06 |
| 代理公司: | 河北省科技专利事务所 | 代理人: | 高锡明 |
| 地址: | 050081 河北省石*** | 国省代码: | 河北;13 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 改善 数字 系统 抖动 性能 方法 | ||
本发明涉及通信设备中一种改善数字复用系统抖动性能的方法,特别该方法在2/3次群复分接器支路时钟频率跟踪及恢复中得到验证。
目前数字准同步复用系统,支路时钟的提取常采用锁相环(PLL)技术,在此条件下,若不采取任何措施所提取的时钟将会含有大量的候时抖动成分,严重地影响时钟性能,因而降低了整个系统的抖动性能。现有改善抖动性能方法,一般是在复用端采用新的调整塞入结构和方法,改变抖动的频谱分布,使频谱能量集中到高频段尽可能地减少低频分量,从而利用PLL可有效地抑制高频分量,达到减小候时抖动的目的,但是这类方法的实现,由于采用了模拟PLL,电路结构复杂,不便于系统设备的安装、调试和集成化。
本发明的目的在于避免上述背景技术中的不足之处而提供一种性能好、全数字集成化的改善数字复用系统抖动性能的方法,并本发明还具有体积小,电路结构简单,便于安装、调试,成本低廉等特点。
本发明的目的是这样实现的:根据数字复用系统中的复用支路速率、帧调整塞入指示,直接进行分接支路时钟的频率跟踪及恢复,其包括步骤如下:
(1)由系统复接时钟f0产生f0的N个相位,其中N个相位依次为0、1至N-1,N个相位中的任何一个相位i表示为
式中:i为其中一个相位序号数,0≤i≤N-1;
T0为复接时钟的周期,T0=1/f0;N个相位即0、1至N-1的不同排列产生新的支路序列频率fc,fc=fL±Δf,式中:fL为标称支路速率,Δf为以fL为中心频率产生的频率偏移,Δf取决于N个相位即0、1至N-1的排列顺序,由这种相位的排列顺序确定支路序列频率fc以标称支路时钟fL为中心频率的分接支路时钟频率正向、负向调整或不调整的频率跟踪;
(2)根据国际电信电话委员会CCITT提出的数字复用设备标准,确定对帧调整塞入指示的观测周期TC,累计在观察周期TC内帧调整塞入的次数Ka,其次确定分接支路时钟频率正向、负向调整或不调整的调整判决门限Kt;
(3)根据帧调整塞入的次数Ka、分接支路时钟频率进行频率调整的判决门限Kt,确定N个相位即0、1至N-1的不同排列以产生和恢复支路序列频率fc,并以标称支路时钟fL为中心进行频率的正向、负向或不调整的调整,当Ka>Kt时进行负向调整、Ka<Kt时进行正向调整、Ka=Kt时不进行调整,实现分接支路时钟频率fc的恢复。
本发明方法还可以通过以下措施达到:
复接时钟f0的N个相位个数,取决于数字复用系统的抖动值,分接支路时钟频率调整判决门限Kt,取决于数字复用系统数据速率等级,并且调整判决门限Kt为支路序列频率fc等于标称支路时钟fL时的帧调整塞入次数,帧调整塞入指示的观测周期TC为帧周期的整数倍。
本发明相比背景技术有如下优点:
1 本发明方法可用全数字集成化电路实现,因此电路结构简单,便于安装调试。
2 本发明方法性能指标好,当N≥8时,二次群复分接器支路抖动性能可达3%至7%UI、频率调整范围可达fL±300Hz,三次群复分接器支路抖动性能可达3%至5%UI、频率调整范围可达fL±125Hz。
3 用本发明方法实现的电路体积小,成本低廉。便于通信设备的普及推广应用。也可推广应用于直接频率变换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于石家庄开发区科赛集成电路设计公司,未经石家庄开发区科赛集成电路设计公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/96113126.8/2.html,转载请声明来源钻瓜专利网。





