[其他]数字函数装置无效

专利信息
申请号: 87204117 申请日: 1987-04-07
公开(公告)号: CN87204117U 公开(公告)日: 1988-12-07
发明(设计)人: 廖日平 申请(专利权)人: 廖日平
主分类号: G05B23/02 分类号: G05B23/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 湖南省衡阳市*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字 函数 装置
【权利要求书】:

1、一种采用数字集成电路,具有输入电路部分或带有输出电路部分的数字函数装置,其特征在于:自变量予处理电路(1)主要由A/D转换器(IC5)或者计数器、计时器(IC1)或者频率计构成;自变量予处理电路(1)输出的二进制码数据线或者BCD码数据线或者七段码的a、b、e、f、g段引出线与半导体存贮器(4)的地址相连接,或者自变量予处理电路(1)输出的七段码与地址映射电路(3)的输入端相连接,地址映射电路(3)的输出端与半导体存贮器(4)的地址线相连接。地址映射电路有以下两种情形:

(1)、时间型地址映射电路,是根据逻辑函数:

FO=g1·b1

F1=g1·f1

F2=F0·e1·f1

F3=F1+F2

F4=F3

A0=F0·F4+f2·F3

A1=f1·F4+e2·F3

A2=·F4+a2·F3

A3=(f2+F2)·F1

A4=e2+F3

A5=a2·F4

A6=g3·b3

A7=f3

A8=a3+e3

A9=b4+e3·f3·A6

A10=P

构成的电路;

(2)、十进制型地址映射电路,是根据逻辑函数:

E0=g1+b1

E1=g1+f1

E2=E0+e1+f1

E3=E1·E2

E4=E3

E5=f2+b2

A0=E3+E5+E0+E4

A1=e2+E3+f1+E4

A2=

A3=E1·E2·E5

A4=

A5=E4+g2

A6=a2+b2

A7=g3

A8=f3+b3

A9=e3

A10=a3+b3

构成的电路;

半导体存贮器的读/写端连接到读写电路(yF4)的输出端或者(DW3)的输出端,读写电路是由地址更新信号来驱动的主一从式控制电路,有以下两种情形:

(1)、地址更新信号通过非门(FM6)、或非门(HF1)、电容C4、电阻R71构成的单稳态电路,加到A/D转换器的启动输入端R/H,启动A/D转换器进行一次A/D转换,A/D转换器输出数据选通信号端ST接(FM7)输入端,(FM7)输出端同时接到与非门(yF4)和(yF5)的一个输入端,(yF5)的另一个输入端接高位BCD码位选信号端W2,(yF5)的输出端与锁存器(IC7)的LE端相接,(yF4)的另一个输入端接低位BCD码位选信号端W1,(yF4)输出端和开关K16一端相接,K16的另一端接存储器(IC6)的R/W端,同时通过一个电阻R72接到+5V电源上;

(2)、地址更新信号加到单移态电路(DW1)输入端,(DW1)输出端(B)经过两级单稳态电路(DW2)和(DW3)、开关K17接到存储器(IC9)的读写输入端R/W,R/W端还经过电阻R89与+5V电源相接,(DW1)的输出端(B)还加到与门(yM)的一个输入端,计数脉冲信号(G)加到计数器(IC11)和(yM)的另一个输入端,(yM)的输出端接单稳态电路(DW4)的输入端,(DW4)的输出端与锁存器(IC10)的LE端相连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于廖日平,未经廖日平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/87204117/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top