[发明专利]像素驱动装置在审
申请号: | 202310222023.6 | 申请日: | 2023-03-09 |
公开(公告)号: | CN116206548A | 公开(公告)日: | 2023-06-02 |
发明(设计)人: | 刘恩池;郭庭玮;黄柏瑞 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G3/3258;H05B45/325;G09G3/3225 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
地址: | 中国台湾新竹*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 装置 | ||
像素驱动装置包含第一节点至第三节点、重置电路、第一控制晶体管、电容、第二控制晶体管以及驱动电路。重置电路接收多个重置信号,以重置三个节点。第一控制晶体管耦接第一节点及第三节点,并接收扫频信号。电容及第二控制晶体管耦接第一节点及第二节点。电容响应第二节点的第一电压电平,以耦合至第一节点,而产生第二电压电平。第二控制晶体管响应第二电压电平导通。驱动电路耦接第二节点,并与第二控制晶体管驱动发光元件。第一控制晶体管根据扫频信号导通,传递第一系统高电压至第一节点,以关闭第二控制晶体管,并停止驱动发光元件。
技术领域
本申请涉及一种电子装置。详细而言,本申请涉及一种像素驱动装置。
背景技术
现有像素驱动装置包含脉冲宽度调制电路及脉冲宽度调制电路。然而,现有像素驱动装置的电路架构中具有许多电子元件及控制信号源,导致像素驱动装置的电路操作过于复杂。假使像素驱动装置产生异常情况,检测像素驱动装置将花费时间成本。
因此,上述技术尚存诸多缺陷,而有待本领域从业人员研发出其余适合的像素驱动装置。
发明内容
本申请的一面向涉及一种像素驱动装置。像素驱动装置包含重置电路、驱动电路、第一节点、第二节点、第三节点、第一控制晶体管、第二控制晶体管以及第一电容。重置电路耦接在第一节点、第二节点及第三节点,并用以接收多个重置信号,以重置第一节点、第二节点及第三节点。第一控制晶体管耦接在第一节点及第三节点,并用以接收扫频信号。第一电容耦接在第一节点及第二节点。第一电容响应第二节点的第一电压电平,以耦合至第一节点,藉以产生第二电压电平。驱动电路耦接在第二节点,并用以与第二控制晶体管共同驱动发光元件。第一控制晶体管用以根据扫频信号导通,以传递第一系统高电压至第一节点,而关闭第二控制晶体管,藉以停止驱动发光元件。
附图说明
参照后续段落中的实施方式以及下列附图,当可更佳地理解本申请的内容:
图1为根据本申请一些实施例绘示的像素驱动装置的电路方块示意图;
图2为根据本申请一些实施例绘示的像素驱动装置的信号时序示意图;
图3为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图;
图4为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图;
图5为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图;
图6为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图;
图7为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图;以及
图8为根据本申请一些实施例绘示的像素驱动装置的电路状态示意图。
【符号说明】
100:像素驱动装置
110:重置电路
120:驱动电路
C1:第一电容
C2:第二电容
CT1:第一控制晶体管
CT2:第二控制晶体管
S1[n]:第一重置信号
S2[n]:第二重置信号
S3[n]:测试控制信号
S4[n]:第三重置信号
VDD_PWM:第一系统高电压
VDD_PAM:第二系统高电压
VSS:系统低电压
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310222023.6/2.html,转载请声明来源钻瓜专利网。