[发明专利]虚拟机中的用户级中断在审
| 申请号: | 202211233042.0 | 申请日: | 2022-10-10 |
| 公开(公告)号: | CN116069440A | 公开(公告)日: | 2023-05-05 |
| 发明(设计)人: | S·库马;P·R·兰兹;R·M·桑卡兰;G·奈格;R·H·瓦克哈瓦拉 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F9/455 | 分类号: | G06F9/455;G06F9/48 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 李炜;黄嵩泉 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 虚拟机 中的 用户 中断 | ||
1.一种系统,包括:
物理处理器,包括逻辑核心,所述物理处理器用于执行虚拟机管理器以在所述逻辑核心上运行虚拟机,所述虚拟机包括宾客用户应用和虚拟中央处理单元CPU;以及
电路,通信地耦合至外部设备,所述电路用于:
从所述外部设备接收针对所述宾客用户应用的中断请求;
定位与所述宾客用户应用相关联的第一中断数据结构;
基于与所述中断请求相关联的第一中断向量、利用所述第一中断数据结构生成第一中断;
定位与所述虚拟CPU相关联的第二中断数据结构;以及
基于所述第一中断数据结构中的第一通知向量、利用所述第二中断数据结构生成针对所述虚拟CPU的第一通知中断。
2.如权利要求1所述的系统,其中,所述电路进一步用于:
使用第二通知向量和所述物理处理器的所述逻辑核心的第一标识符生成针对所述逻辑核心的第二通知中断。
3.如权利要求2所述的系统,其中,所述电路进一步用于:
从所述第二中断数据结构获得所述第二通知向量和所述逻辑核心的所述第一标识符。
4.如权利要求1所述的系统,其中,所述电路进一步用于:
从所述第一中断数据结构获得所述虚拟CPU的虚拟CPU标识符;
定位中断数据结构映射表,所述中断数据结构映射表分别将多个虚拟CPU标识符关联到多个第二中断数据结构;以及
使用所述虚拟CPU标识符访问所述中断数据结构映射表,以定位所述多个第二中断数据结构中的所述第二中断数据结构。
5.如权利要求1所述的系统,其中,所述电路进一步用于:
在中断重映射表中标识与来自所述外部设备的所述中断请求对应的条目;以及
从所述条目获得第一指针、第二指针和所述第一中断向量,所述第一指针指向所述第一中断数据结构,所述第二指针指向中断数据结构映射表,所述中断数据结构映射表将所述虚拟CPU的虚拟CPU标识符关联到所述第二中断数据结构。
6.如权利要求1-5中的任一项所述的系统,其中,所述电路进一步用于:
确定与所述中断请求相关联的通告类型是用户级通告类型、内核通告类型、还是嵌套式通告类型。
7.如权利要求1-5中的任一项所述的系统,其中,所述电路进一步用于:
在接收到所述中断请求后,接收针对所述宾客用户应用的第二中断请求;
定位与所述宾客用户应用相关联的所述第一中断数据结构;以及
响应于确定了针对所述虚拟CPU的先前的通知中断是待定的,防止生成针对所述虚拟CPU的另一通知中断。
8.如权利要求1、4或5中的任一项所述的系统,其中,所述电路进一步用于:
响应于确定了针对所述物理处理器的所述逻辑核心的先前的通知中断是待定的,防止生成针对所述物理处理器的所述逻辑核心的第二通知中断。
9.如权利要求1-5中的任一项所述的系统,其中,所述外部设备是输入/输出设备或加速器中的一个。
10.如权利要求1-5中的任一项所述的系统,其中,所述物理处理器和所述电路是硬件平台的部分,并且其中,所述外部设备与所述硬件平台集成或与所述硬件平台分开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211233042.0/1.html,转载请声明来源钻瓜专利网。





