[发明专利]一种信号调制电路及数字信号传输系统在审
申请号: | 202211222558.5 | 申请日: | 2022-10-08 |
公开(公告)号: | CN115622505A | 公开(公告)日: | 2023-01-17 |
发明(设计)人: | 张仁富 | 申请(专利权)人: | 荣湃半导体(上海)有限公司 |
主分类号: | H03C3/02 | 分类号: | H03C3/02 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 吴轶淳 |
地址: | 200120 上海市浦东新区中*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 信号 调制 电路 数字信号 传输 系统 | ||
本发明涉及信号调制电路技术领域,具体涉及一种信号调制电路及数字信号传输系统,包括沿信号传输方向依次设置的延时模块、时钟调制模块和与门模块;所述延时模块用于根据所述信号调制电路接收到的原始信号生成延时信号;所述时钟调制模块用于根据所述延时信号生成中间调制信号;所述与门模块分别连接所述延时模块和所述时钟调制模块,所述与门模块用于根据所述延时信号和所述中间调制信号生成发射调制信号。有益效果在于:通过引入延时模块,在生成时钟信号之前通过在信号中添加延时使得最终输出的调制信号不会出现现有技术中的高电平窄脉宽小于信号传输系统带宽的问题,以此来避免脉宽失真的问题。
技术领域
本发明涉及信号调制电路技术领域,具体涉及一种信号调制电路及数字信号传输系统。
背景技术
信号调制电路,是一种应用于通信系统中的信号处理电路。在通信系统中,受限于传输介质、发射方式等因素影响,通常需要将相对低频的原始信号通过信号调制电路进行处理得到调制信号,从而降低传输过程中造成的信号损耗。
现有技术中,已存在有较多的在数字通信系统中的信号调制电路的方案。如图1所示,图1是一种较为典型的信号调制电路,其具有一个振荡发生器Q1和与门Q2,其中,振荡发生器Q1在输入信号的驱动下发送特定的时钟信号CLK作为输出,与门Q2根据输入信号和时钟信号CLK共同决定输出的调制信号MOD。通过设置振荡频率较高的振荡发生器Q1来实现对信号的调制过程,随后通过后级的信号传输系统传输到接收侧。
但是,在实际实施过程中,发明人发现,上述信号调制电路在如图2所示的情况下,输入信号的下降沿在t1处,则输出的调制信号的输出脉宽tp1小于信号传输系统整体的带宽te,此时信号传输系统的输出信号SIG会丢失调制信号MOD的最后一个下降沿,导致接收侧解调得到的OUT输出信号出错。针对这一问题,现有技术中存在有窄脉宽展宽技术,用于在信号传输系统中将最后一个下降沿的窄脉宽展宽至带宽te的大小,使得信号传输系统能够正常响应。但是,该方案会使得信号的宽度发生变化,引起脉宽失真问题。
发明内容
针对现有技术中存在的上述问题,现提供一种信号调制电路;另一方面,还提供一种应用该信号调制电路的数字信号传输系统。
具体技术方案如下:
一种信号调制电路,包括沿信号传输方向依次设置的延时模块、时钟调制模块和与门模块;
所述延时模块用于根据所述信号调制电路接收到的原始信号生成延时信号;
所述时钟调制模块用于根据所述延时信号生成中间调制信号;
所述与门模块分别连接所述延时模块和所述时钟调制模块,所述与门模块用于根据所述延时信号和所述中间调制信号生成发射调制信号。
另一方面,所述时钟调制模块包括:
时钟发生模块,所述时钟发生模块的输入端为所述时钟调制模块的第一输入端;
所述时钟发生模块根据所述延时信号生成时钟信号;
判决电路,所述判决电路的第一输入端连接所述时钟发生模块的输出端,所述判决电路的第二输入端为所述时钟调制模块的第二输入端,所述时钟调制模块的第二输入端用于接收所述原始信号;
所述判决电路根据所述原始信号和所述时钟信号生成所述中间调制信号。
另一方面,所述时钟发生模块包括振荡器,所述振荡器的使能引脚连接所述时钟发生模块的输入端,以在所述延时信号的控制下生成所述时钟信号;
所述时钟信号的低电平脉宽的宽度小于所述延时信号与所述原始信号之间相位差的二分之一。
另一方面,所述判决电路包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于荣湃半导体(上海)有限公司,未经荣湃半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211222558.5/2.html,转载请声明来源钻瓜专利网。