[发明专利]一种多机设备组网架构有效
申请号: | 202210486121.6 | 申请日: | 2022-05-06 |
公开(公告)号: | CN114584420B | 公开(公告)日: | 2022-08-02 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 艾德克斯电子(南京)有限公司 |
主分类号: | H04L12/403 | 分类号: | H04L12/403;H04L12/423;G06F15/163;G06F5/06;G06F9/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210000 江苏省南*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 设备 组网 架构 | ||
1.一种多机设备组网架构,其特征在于:包括主机和若干从机设备,所述主机与从机设备组成环形网络,每个所述从机设备挂载在主机的多线程脚本处理器数据总线上,所述主机利用多线程脚本处理器控制各个从机设备完成多机测试流程,所述多线程脚本处理器包括脚本处理核、取指控制器和多个取指口,每个所述取指口对应一条线程,所述取指控制器识别线程设置状态和当前执行状态进行轮转切换,所述脚本处理核具有网络路由功能,机器码可直接寻址网络上从机设备的各个模块。
2.根据权利要求1所述的多机设备组网架构,其特征在于:所述线程包括Normal线程、系统程序块线程和批处理线程,
所述Normal线程取指来源于FIFO,用于为各个从机设备加载参数和程序;
所述系统程序块线程用于作为Normal线程的补充或执行本机系统任务;
所述批处理线程运行预先编辑好的完整脚本,执行完整的测试流程,主机利用所述批处理线程直接控制从机设备各个模块,协同完成复杂测试任务。
3.根据权利要求2所述的多机设备组网架构,其特征在于:所述系统程序块线程作为Normal线程的补充,将循环执行的指令块,发送至系统程序块指定地址中,由Normal线程启动执行或ARM直接启动,结束时,由Normal线程启动执行的所述系统程序块线程自行执行退出指令,退出前,所述系统程序块线程调用中断指令,通知ARM,由ARM直接启动的所述系统程序块线程自行执行退出指令,退出前,所述系统程序块线程调用中断指令,通知ARM。
4.根据权利要求3所述的多机设备组网架构,其特征在于:所述多线程脚本处理器取指指令包含真指令和伪指令,
真指令由多线程脚本处理器执行完成,根据数据寻址方式,通过多线程脚本处理器数据总线获取源操作数,多线程脚本处理器产生目标操作数,再将目标操作数送到目标地址;
伪指令由多线程脚本处理器触发ARM执行。
5.根据权利要求4所述的多机设备组网架构,其特征在于:所述伪指令包含阻塞式伪指令和非阻塞式伪指令,当执行阻塞式伪指令时,多线程脚本处理器停止运行,同时产生中断信号给ARM,ARM在处理中断程序时,获取多线程脚本处理器当前伪指令,完成对应指令操作,再恢复多线程脚本处理器的运行;当执行非阻塞式伪指令,多线程脚本处理器将非阻塞式伪指令写入伪指令FIFO,同时产生中断,ARM处理中断程序时,从FIFO读取缓存的伪指令,完成对应指令操作。
6.根据权利要求1所述的多机设备组网架构,其特征在于:所述主机与从机设备可配成一个组或多组,被配置成一个组时,主机向组内从机设备群发指令,实现组内操作同步;被配置成多组时,指令位的占用权由多个组中的主机轮转切换,组间通过独立同步位进行同步,实现多组多脚本同步。
7.根据权利要求1所述的多机设备组网架构,其特征在于:每个所述从机设备通过光纤挂载在主机的多线程脚本处理器数据总线上,所述主机利用多线程脚本处理器通过光纤通讯控制各个从机设备完成多机用户测试流程。
8.根据权利要求7所述的多机设备组网架构,其特征在于:所述光纤通讯的光纤通讯位包含多线程脚本处理器数字总线映射的光纤指令位、独立同步位及CAN总线位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾德克斯电子(南京)有限公司,未经艾德克斯电子(南京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210486121.6/1.html,转载请声明来源钻瓜专利网。