[发明专利]基于瓦片的相控阵架构和通信方法在审
| 申请号: | 202210030343.7 | 申请日: | 2022-01-12 |
| 公开(公告)号: | CN114844523A | 公开(公告)日: | 2022-08-02 |
| 发明(设计)人: | 维纽马德夫·薄伽梵歌;孙祥源;吕思壮 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | H04B1/405 | 分类号: | H04B1/405;H04B1/48;H04B1/00;H04B7/0456;H01Q21/00;H01Q21/06 |
| 代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 雷蕾;曾世骁 |
| 地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 瓦片 相控阵 架构 通信 方法 | ||
1.一种射频集成电路RFIC,包括:
锁相环PLL和数据流电路;
多个瓦片,与PLL和数据流电路通信,并且包括用于所述RFIC的每个频带的至少一个瓦片,其中,所述多个瓦片被配置为在级联序列中的瓦片之间进行数据流信号通信,并且其中,所述多个瓦片中的每个瓦片包括:
多个上/下变频混频器,用于在中频IF与射频RF之间对数据流信号进行变频;以及
多个前端FE元件,每个FE元件与对应的天线和所述多个上/下变频混频器中的一个上/下变频混频器通信。
2.根据权利要求1所述的RFIC,其中:
PLL和数据流电路向级联序列中的每个瓦片提供参考时钟信号;以及
每个瓦片还包括多个时钟倍频器电路,并且当所述多个瓦片中的给定瓦片接收到参考时钟信号时:
所述多个时钟倍频器电路将参考时钟信号乘以预定义值,以生成所述给定瓦片的各自的时钟频率;以及
所述给定瓦片经由第一直通通道将参考时钟信号提供给级联序列中的下一个瓦片。
3.根据权利要求2所述的RFIC,其中,不同频带的瓦片被预设有不同的预定义值。
4.根据权利要求2所述的RFIC,其中,每个瓦片还包括多路解复用器,并且当所述给定瓦片在级联序列中从PLL和数据流电路接收到数据流信号时:
当所述给定瓦片对应于非活动通道时,多路解复用器经由第二直通通道将数据流信号提供给级联序列中的下一个瓦片,并且当所述给定瓦片对应于活动通道时,多路解复用器将数据流信号提供给所述多个上/下变频混频器。
5.根据权利要求4所述的RFIC,其中,每个瓦片还包括两路分路器/合路器,并且当所述给定瓦片对应于活动通道时:
两路分路器/合路器从多路解复用器接收数据流信号,并在所述多个上/下变频混频器之间分离数据流信号;以及
所述多个上/下变频混频器基于来自时钟倍频器电路的时钟频率将数据流信号从IF上变频到RF。
6.根据权利要求5所述的RFIC,其中,多个FE元件中的每个包括移相器、功率放大器、低噪声放大器和发送/接收开关。
7.根据权利要求6所述的RFIC,其中:
当移相器是RF移相器时,两路分路器/合路器在两个上/下变频混频器之间分离数据流信号;以及
当移相器是本地振荡器LO移相器时,两路分路器/合路器在四个上/下变频混频器之间分离数据流信号。
8.根据权利要求5所述的RFIC,其中,每个瓦片还包括一对两路分路器/合路器,所述一对两路分路器/合路器将变频后的数据流信号分离到多个FE元件,以通过对应的天线发送所述变频后的数据流信号。
9.根据权利要求2所述的RFIC,其中,每个瓦片还包括一对两路分路器/合路器,并且当所述给定瓦片从对应的天线接收数据流信号时:
多个FE元件将数据流信号提供给组合数据流信号的所述一对两路分路器/合路器;以及
所述一对两路分路器/合路器将组合的数据流信号提供给所述多个上/下变频混频器,所述多个上/下变频混频器基于来自时钟倍频器电路的时钟频率将组合的数据流信号从RF下变频到IF。
10.根据权利要求9所述的RFIC,其中,所述多个FE元件中的每个包括移相器、功率放大器、低噪声放大器和发送/接收开关。
11.根据权利要求10所述的RFIC,其中:
当移相器是RF移相器时,组合的数据流信号被提供给两个上/下变频混频器;以及
当移相器是LO移相器时,组合的数据流信号被提供给四个上/下变频混频器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210030343.7/1.html,转载请声明来源钻瓜专利网。





