[发明专利]一种流水线ADC中流水线模块电容失配校正方法及装置在审
申请号: | 202111579427.8 | 申请日: | 2021-12-22 |
公开(公告)号: | CN114301459A | 公开(公告)日: | 2022-04-08 |
发明(设计)人: | 彭习武;眭志凌 | 申请(专利权)人: | 苏州云芯微电子科技有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 史俊军 |
地址: | 215332 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 流水线 adc 中流 水线 模块 电容 失配 校正 方法 装置 | ||
本发明公开了一种流水线ADC中流水线模块电容失配校正方法及装置,本发明采用累加的补偿信号对失调编码进行补偿,实现电容失配校正,不仅降低模拟电容匹配度的要求而且易于采用数字电路实现。
技术领域
本发明涉及一种流水线ADC中流水线模块电容失配校正方法及装置,属于集成电路领域。
背景技术
对于不同应用场合所选择模数转换器(ADC,Analog to Digital Converter)转换速度和转换精度的要求也不尽相同,如在无线通信方面需要较高的转换速率和转换精度,通常采用流水线ADC。虽然流水线ADC在无线通信系统得到广泛应用,但由于集成电路制造和生成工艺,流水线ADC中流水线模块会产生电容失配,这种电容失配会导致ADC性能下降。
发明内容
本发明提供了一种流水线ADC中流水线模块电容失配校正方法及装置,解决了背景技术中披露的问题。
为了解决上述技术问题,本发明所采用的技术方案是:
一种流水线ADC中流水线模块电容失配校正方法,包括:
若当前周期的信号Di和当前周期的信号DC满足预设的任一失配要求,根据当前周期的信号Di、当前周期的信号DC和预设的与失配要求匹配的规则,获取累加信号;其中,信号Di为流水线模块i中子模数转换器输出的数字编码,流水线模块i为存在电容失配的流水线模块;信号DC为信号De经过上一周期补偿信号补偿校正后的信号,信号De为信号Di+1、…、信号DN和信号DL的加权和,信号Dn为流水线模块n中子模数转换器输出的数字编码,流水线模块n为流水线模块i下游的流水线模块,i+1≤n≤N,N为流水线ADC中流水线模块的总数,信号DL为串联在流水线模块N下游的子模数转换器输出的数字编码;
根据累加信号对上一周期补偿信号进行累加,获得当前周期补偿信号,用以对下一周期的信号De进行补偿校正。
失配要求包括:
信号Di为1100、且信号DC大于1023或小于0;
信号Di为1101或1110或1111或0001或0010或0011或0100、且信号DC大于1023或小于-1024;
信号Di为0100、且信号DC大于0或小于-1024。
与失配要求匹配的规则包括:
若信号Di为1100、且信号DC大于1023,则累加信号采用预设信号-A;
若信号Di为1100、且信号DC小于0,则累加信号采用预设信号A;
若信号Di为1101或1110或1111或0001或0010或0011或0100、且信号DC大于1023,则累加信号采用预设信号-A;
若信号Di为1101或1110或1111或0001或0010或0011或0100、且信号DC小于-1024,则累加信号采用预设信号A;
若信号Di为0100、且信号DC大于0,则累加信号采用预设信号-A;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州云芯微电子科技有限公司,未经苏州云芯微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111579427.8/2.html,转载请声明来源钻瓜专利网。