[发明专利]基于DVFS的蓝牙基带芯片IP核架构及其工作方法有效
申请号: | 202111564999.9 | 申请日: | 2021-12-20 |
公开(公告)号: | CN114301504B | 公开(公告)日: | 2023-05-02 |
发明(设计)人: | 王刚;吴本阳;侯文勇;张泽盛;李心锬;行子璇;张婉晴 | 申请(专利权)人: | 山东领能电子科技有限公司 |
主分类号: | H04B5/00 | 分类号: | H04B5/00;H04L69/324 |
代理公司: | 济南圣达知识产权代理有限公司 37221 | 代理人: | 张勇 |
地址: | 250098 山东省济南市高新区新*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 dvfs 蓝牙 基带 芯片 ip 架构 及其 工作 方法 | ||
1.一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,包括蓝牙功能核心模块,所述蓝牙功能核心模块分别与DVFS模块和处理器模块连接;
所述蓝牙功能核心模块包括基带发送模块和基带接收模块,其用于对发送数据和接收数据进行处理;
所述DVFS模块包括采集计算单元、预测转换单元以及驱动输出单元,其用于基于从蓝牙功能核心模块采集的负载信号进行负载计算,并根据当前负载预测下一时间段的负载需求;将预测的需求转换为蓝牙功能核心模块所需频率,并基于所述频率转化为匹配的电压;基于所述频率和电压对所述蓝牙功能核心模块进行驱动;
所述处理器模块用于对蓝牙功能核心模块进行系统控制;
具体工作方法包括:
上电后,对蓝牙基带芯片中的寄存器和信号进行复位;
通过时间管理模块中的蓝牙时钟产生基准时钟,并对门控时钟进行使能及校准;
通过DVFS模块预测下一时刻蓝牙功能核心模块所需频率及电压;并基于所述频率和电压对所述蓝牙功能核心模块进行驱动;
在发送数据时,所述处理器模块通过系统总线对相关寄存器进行配置,并将要发送的数据写入所述蓝牙功能核心模块中,经下相应比特流处理后,进行数据输出;
在接收数据时,收到接收完成中断信号后,所述处理器模块基于射频接口读取数据。
2.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述采集计算单元,其用于从所述蓝牙功能核心模块中采集负载信号,并基于所述负载信号计算当前状态下的负载情况,并将所述负载情况输出到所述预测转换单元。
3.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述预测转换单元,其用于基于当前状态下的负载情况,对下一时间段的负载需求进行预测;将预测的负载情况转换为下一时间段蓝牙功能核心模块所需要的频率,并基于所述频率获取与之匹配的电压。
4.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述驱动输出单元,其用于基于获得的频率和电压,对当前频率和电压进行调整。
5.如权利要求4所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述对当前频率和电压进行调整,其顺序需要满足如下要求:当频率由高到低调整时,应先降频率,再降电压;当频率由低到高调整时,应先升电压,再升频率。
6.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述IP核架构中的蓝牙基带链路层通过所述蓝牙功能核心模块中的若干模块进行硬件设计实现。
7.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述蓝牙功能核心模块还包括时间管理模块、中断产生模块、存储控制模块、射频信号控制模块以及加密解密模块。
8.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述基带发送模块,其用于生成广播、扫描、启动或连接事件,并进行工作状态以及射频的收发使能控制。
9.如权利要求1所述的一种基于DVFS的蓝牙基带芯片IP核架构,其特征在于,所述基带接收模块,其用于对接收的数据进行处理,并进行工作状态以及射频的收发使能控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东领能电子科技有限公司,未经山东领能电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111564999.9/1.html,转载请声明来源钻瓜专利网。