[发明专利]检测射频线扣合的装置在审
申请号: | 202111521727.0 | 申请日: | 2021-12-13 |
公开(公告)号: | CN114114090A | 公开(公告)日: | 2022-03-01 |
发明(设计)人: | 杨俭 | 申请(专利权)人: | 西安易朴通讯技术有限公司 |
主分类号: | G01R31/68 | 分类号: | G01R31/68;H04B15/00 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 王丽莉 |
地址: | 710065 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 检测 射频 线扣合 装置 | ||
本发明涉及射频天线技术领域,公开了一种检测射频线扣合的装置,该装置包括依次串联的多个检测组件;多个检测组件中的每个检测组件包括两个射频座,两个射频座之间用于连接射频线;多个检测组件中的第一检测组件一端的射频座的引脚为GPIO信号连接点,多个检测组件中的第二检测组件一端的射频座的引脚用于接地。检测时,则若每个射频线都扣合良好,GPIO信号会通过多个串联的射频线形成完整的回路,此时的GPIO为低电平;若有任意一个或多个射频线扣合不良,则GPIO就无法形成回路,GPIO的状态为默认设置状态(高电平或高阻状态)。
技术领域
本发明涉及射频天线技术领域,尤其是涉及一种检测射频线扣合的装置。
背景技术
在无线终端设计中,会采用主板和子板的设计方案,主板和子板的射频信号通过射频线来连接。
为了确保主板和子板之间的射频信号传输可靠,会设计射频线扣合检测电路,目前采用的射频线检测电路原理是:在子板或主板射频座的射频信号线上增加GPIO(通用型输出/输入General-purpose input/output)检测信号,来检测射频线扣合状态。
但是,如果主板和子板之间有多个射频通道,就需要多个射频线连接,因此需要多个GPIO连接点来检测扣合状态。这种设计方法的弊端就是多个射频线情况下需要多个GPIO接口,增加了印制电路板的走线难度,同时软件需要检测多个GPIO连接点状态,增加了检测成本,且降低了软件运行效率。
发明内容
本发明提供了一种检测射频线扣合的装置,上述检测射频线扣合的装置能够降低印制电路板的走线难度,减少检测成本,提高软件运行效率。
为达到上述目的,本发明提供以下技术方案:
一种检测射频线扣合的装置,包括:依次串联的多个检测组件;多个检测组件中的每个检测组件包括两个射频座,两个射频座之间用于连接射频线;多个检测组件中的第一检测组件一端的射频座的引脚为GPIO信号连接点,多个检测组件中的第二检测组件一端的射频座的引脚用于接地,第一检测组件为多个检测组件中的第一个检测组件,第二检测组件为多个检测组件中的最后一个检测组件。
本发明提供的检测射频线扣合的装置,检测时,将第一检测组件一端的射频座的引脚作为GPIO信号连接点,通过该连接点实现射频线与中央处理器的连接;此时检测GPIO的状态;由于多个射频线的射频座两两相串联,且第二检测组件中的射频线接地,则若每个射频线都扣合良好,GPIO信号会通过多个串联的射频线形成完整的回路,此时的GPIO为低电平;若有任意一个或多个射频线扣合不良,则GPIO就无法形成回路,GPIO的状态为默认设置状态(高电平或高阻状态)。
因此,这种检测射频线扣合的装置,只需设置一个GPIO信号连接点即可完成射频线扣合状态的检测,工艺简单;另外,选用首尾两条射频线分别进行GPIO信号连接点和接地点的选取,同样也是为了制作时更加方便,从而提高检测射频线扣合的装置的制作效率。
可选地,每个射频座均串联一个电容。
可选地,多个检测组件中的相邻检测组件之间设置防干扰装置串联,防干扰装置用于防止相邻射频线的射频信号互相串扰。
可选地,防干扰装置为电感。
可选地,防干扰装置为磁珠。
可选地,在第二检测组件中用于接地的射频座的引脚通过防干扰装置接地。
可选地,多个检测组件中的射频线互相平行。
可选地,多个检测组件中的每个检测组件的两个射频座之间的距离相同。
附图说明
图1为本发明实施例提供的检测射频线扣合的装置的结构示意图。
图标:1-射频线;2-射频座;3-GPIO信号连接点;4-电容;5-防干扰装置;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安易朴通讯技术有限公司,未经西安易朴通讯技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111521727.0/2.html,转载请声明来源钻瓜专利网。