[发明专利]双斜坡单沿向上计数模数转换装置及其转换方法在审
申请号: | 202111512944.3 | 申请日: | 2021-12-11 |
公开(公告)号: | CN114157303A | 公开(公告)日: | 2022-03-08 |
发明(设计)人: | 刘洋;谷建超;李靖;马成;王欣洋 | 申请(专利权)人: | 长春长光辰芯光电技术有限公司;杭州长光辰芯微电子有限公司 |
主分类号: | H03M1/56 | 分类号: | H03M1/56;H04N5/378 |
代理公司: | 长春中科长光知识产权代理事务所(普通合伙) 22218 | 代理人: | 高一明;郭婷 |
地址: | 130033 吉*** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 斜坡 向上 数模 转换 装置 及其 方法 | ||
本发明提供一种双斜坡单沿向上计数模数转换装置及其转换方法,其中的装置包括斜坡发生器、比较器、高速时钟、低速时钟、数字逻辑电路、高位计数器、低位计数器和数据处理器;斜坡发生器用于产生斜率相同且方向相反的两个斜坡信号;将图像传感器输出的像素信号和两个斜坡信号输入到比较器的两个输入端,数字逻辑电路根据比较器的输出信号、高速时钟和低速时钟计算得到低速时钟计数脉冲和高速时钟计数脉冲;通过高位计数器对高速时钟计数脉冲进行向上计数;通过低位计数器对低速时钟计数脉冲进行向上计数;数据处理器根据高位计数器和低位计数器的计数值计算得到像素信号电压的量化数值。本发明可降低斜坡发生器复位时的功耗及计数器的设计复杂度。
技术领域
本发明涉及模数转换技术领域,特别涉及一种双斜坡单沿向上计数模数转换装置及其转换方法。
背景技术
列级模数转换器(ADC,Analog to Digital Converter)结构已广泛应用于现代CMOS图像传感器设计中,斜坡ADC是列级ADC常用的电路结构。对于传统的双斜坡ADC,其斜坡信号如图1所示,在对单个像素进行转换时有两个斜坡信号串行输出,第一个斜坡信号摆幅较小,第二个斜坡信号摆幅比较大,两个斜坡信号的方向一致,且斜率相同。第一个斜坡信号用于转换复位电压,第二个斜坡信号用于复位信号电压。
传统的双斜坡ADC的理想双斜坡信号与实际双斜坡信号如图2所示,第一个斜坡信号由V1复位到V0所需的稳定时间为T1,第二个斜坡信号从V2复位到V0所需的稳定时间为T2,因此双斜坡ADC复位所需的稳定时间为T1+T2,从而可知,斜坡信号复位时需要的稳定时间较长,在一定程度上增加了双斜坡ADC的转换时间,导致斜坡信号复位时消耗的功耗大。
传统的双斜坡ADC的单沿计数原理如图3所示,采用单沿双路时钟对相应计数区间进行计数。两路时钟信号频率一高一低,两路时钟信号与总计数区间通过计数控制逻辑单元产生低速计数脉冲和高速计数脉冲。
计数区间的大部分时间用低速时钟进行计数,只有当比较器翻转时刻与低速时钟的下降沿小于一个低速时钟周期时,才改用高速时钟进行计数。这种计数方式类似于用直尺对长度进行测量读取,首先以厘米为单位进行读取,之后以毫米为单位进行读取。与全采用毫米为单位进行读取没有任何精度上的差别,但是读取速度却可以快很多倍。采用高低两路不同频率的时钟进行计数,不能提升模数转换的速度,但是却可以大幅降低计数器的总计数次数,带来功耗的降低。
需要计数的计数区间为计数区间1和计数区间2,计数低速时钟脉冲的计数器一直向上计数。由图3可知,在计数区间1,低速时钟脉冲使能的左侧脉冲少计一段。同理,在计数区间2,低速脉冲使能的右侧多计一段,也就是高速时钟脉冲使能对应的波形,因而高速时钟脉冲需先向上计数再向下计数,由此导致计数器需同时具备向上和向下的计数功能,增加了计数器的设计复杂度,同时增加了计数器所占的版图面积。
发明内容
本发明旨在克服现有技术存在的缺陷,提出一种双斜坡单沿向上计数模数转换装置及其转换方法,通过斜坡发生器产生斜率绝对值相同、方向相反的两个斜坡信号,减少斜坡信号复位时所需的稳定时间,同时在双斜坡信号的基础上,提供一种采用单沿双时钟且同时只向上计数的计数方式,使计数器只具备向上计数功能,降低计数器的设计复杂度,可极大程度地节约计数器的版图面积。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长春长光辰芯光电技术有限公司;杭州长光辰芯微电子有限公司,未经长春长光辰芯光电技术有限公司;杭州长光辰芯微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111512944.3/2.html,转载请声明来源钻瓜专利网。