[发明专利]一种NRZ突发接收的鉴相电路及光模块有效
申请号: | 202110861921.7 | 申请日: | 2021-07-29 |
公开(公告)号: | CN113315726B | 公开(公告)日: | 2021-12-17 |
发明(设计)人: | 刘能;蒋昌明;魏志坚;郑波;过开甲;孙鼎;张伟 | 申请(专利权)人: | 深圳市迅特通信技术股份有限公司;江西迅特通信技术有限公司 |
主分类号: | H04L25/03 | 分类号: | H04L25/03;H04Q11/00 |
代理公司: | 北京易捷胜知识产权代理事务所(普通合伙) 11613 | 代理人: | 韩国胜 |
地址: | 518055 广东省深圳市南山区桃源街道*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 nrz 突发 接收 电路 模块 | ||
1.一种NRZ突发接收的鉴相电路,其特征在于,所述鉴相电路用于50G以上的无源光网络PON系统中,用于将PON系统里OLT光模块的限幅放大器LA输出的第一路码流信号进行鉴相处理,获得处理后的相位时钟信息,并按照处理后的相位时钟信息对LA输出的第二路码流信号采样并输出至所述PON系统的核心媒体接入控制MAC芯片;输出至核心MAC芯片的信号为无码间干扰和抖动的信号;
所述鉴相电路包括:鉴相电路本体和数据整形输出模块;所述鉴相电路本体的输入端连接LA的第一路码流信号的输出端,所述鉴相电路本体的输出端连接数据整形输出模块的时钟输入端,以使突发接收模式下数据整形输出模块根据鉴相电路本体选定相位的输出时钟实现对第二路码流信号的采样;
鉴相电路本体包括:
相位差分运算电路,采用差分对和本地参考时钟,对LA输出的第一路码流信号进行直流耦合,从差分对一侧的集电极输出差分运算之后的窄脉冲,所述窄脉冲的时间宽度对应着突发前导码与本地时钟的相位差;所述突发前导码属于所述第一路码流信号中突发数据的前端信息;
相位差脉冲整流电路,用于对窄脉冲进行整流处理,得到输出至快速窗口比较器阵列的直流电平;
脉冲相移电路,用于接收PON系统MAC芯片给OLT光模块的复位信号,延迟之后输出给快速窗口比较器阵列;
快速窗口比较器阵列,包括有多个通道,该快速窗口比较器阵列用于根据相位差脉冲整流电路输出直流电平,选择直流电平匹配的通道,该选择的通道在脉冲相移电路的延迟复位信号高电平期间输出高电平;
相位选择锁存电路,用于基于脉冲相移电路的延迟的复位信号,使快速窗口比较器阵列输出高电平触发与所述通道对应的D寄存器,以输出高电平并维持高电平至下一个复位信号的到来;
时钟倍频电路,对PON OLT光模块内部的本地时钟进行倍频,获得对应于25G NRZ码流的每一个BIT位都具有上升沿的扇出时钟信号,用于后续电路对25G NRZ码流的每一个BIT位进行触发采样;
倍频时钟相位分配电路,基于数据扇出时钟信号和所述相位选择锁存电路输出的高电平,借助于所述相位选择锁存电路输出高电平的通道对应的分配通道进行输出,获得处理后的相位时钟信息。
2.根据权利要求1所述的鉴相电路,其特征在于,所述数据整形输出模块包括:D触发器;
所述D触发器的时钟输入端连接鉴相电路本体的输出,所述D触发器的数据输入端连接LA的第二路码流信号的输出;
所述D触发器的输出连接所述核心MAC芯片的输入;
第一路码流信号为RX+信号,第二路码流信号为RX-信号,或者,第一路码流信号为RX-信号,第二路码流信号为RX+信号。
3.根据权利要求1或2所述的鉴相电路,其特征在于,所述相位差脉冲整流电路包括:
第一恒流源(GV1),第一高速二极管(D1)、复位开关单元、第一电容(C1)、第二电容(C2)、运算放大器;
所述窄脉冲经过所述第一电容(C1)输入至所述第一高速二极管(D1);
所述第一高速二极管(D1)连接所述第一恒流源(GV1),并在第一恒流源(GV1)的输出后,处于连续微导通状态;
所述复位开关单元,受控于PON核心MAC芯片输出的复位信号,以使第二电容(C2)放电,当复位信号结束,第二电容(C2)对第一高速二极管(D1)输出的整流电流进行积分并转化为直流电平;所述直流电平经由所述运算放大器后输出至快速窗口比较器阵列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市迅特通信技术股份有限公司;江西迅特通信技术有限公司,未经深圳市迅特通信技术股份有限公司;江西迅特通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110861921.7/1.html,转载请声明来源钻瓜专利网。